طراحی واحد MAC با استفاده از تسهیم کنند ههای ترانزیستور عبور

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,046

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ACCSI12_048

تاریخ نمایه سازی: 23 دی 1386

چکیده مقاله:

واحد(Multiplier Accumulator) MAC سریع با استفاده از تسهیم کننده های ترانزیستور عبور ارائه شده است . در بخش تولید حاصلضربهای جزئی از الگوریتم مبنای چهار بوت تصحیح یا فته بهره برده شده است . در قسمت کاهش حاصلضربهای جزئی کمپرسور 2 - 4 بر اساس تسهیم کننده های ترانزیستور عبور معرفی گشته اس ت. به دلیل عملکرد مناسب تسهیم کننده ها، تعداد - CMOS مرحله های مسیر بحرانی دروازه ها حداقل شده است و در نتیجه مدارهای جدید دارای سرعت بالاتر نسبت ب ه مدارهای معمول هستند . جمع کننده پیش بینی کننده رقم نقلی با زنجیره نقلی منچستر پیاده سازی شده اس ت. در پیاده سازی جمع کننده از منطقDCVS استفاده گردیده است . جمع کننده ارائه شده مشکل هماهنگی تاخیر مدار قبلی را از بین برده اس ت. بدترین حالت 2٫5v 4٫4 در منبع تغذیه ns در جمع کننده پ یش بینی کننده رقم نقلی از نظر توان مصرفی 25٫8 ٪ کاهش داشته است. زمان ضرب می باشد. در مجموع واحد ضرب کننده ارائه شده 54× 54 بیت در مقایسه با طرحهای مشابه از نظر توان مصرفی 14٫62 ٪ کاهش، از نظر تاخیر 12٫1 ٪ کاهش و از نظر تعداد ترانزیستور 6٫72 ٪ کاهش داشته است.

نویسندگان

پویا اسدی

دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران، ایران

کیوان ناوی

استادیار دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر دانشگاه ش

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • کیوان ناوی، امید کاوه‌ای، پویا اسدی، "کمپرسور 2-4 سریع مد ...
  • کیوان ناوی، آزاده منصوری، "طراحی مبنای 3 مدار تمام جمع ...
  • مهدی حسین زاده، کیوان ناوی، سمیه تیمارچی، "طراحی جدید کمپرسور ...
  • سمیه تیمارچی، کیوان ناوی، مهدی حسین زاده، "طراحی جدید تفریق ...
  • J. Gu and C. Chang, "Ultra Low Voltage, Low Power ...
  • Prasad K. and Parhi K., "Low-Power 4-2 and 5-2 Compressors" ...
  • D. Radhakri shnan and A. P. Preethy, "Low Power CMOS ...
  • V. Bartlett and E. Grass, "A low-power concurrent multiplier accumulator ...
  • A. Efthymiou, W. Sunti amorntut, J. Garside, and L. rackenbury, ...
  • P. F. Stelling, C. U. Martel, and R. Ravi, "Optimal ...
  • M. Olivieri, "Design of Synchronous Vari able-Latency Pipelined Multipliers", IEEE ...
  • A. J. Acosta, R. Jimenez, A. Barriga, M. J. Bellido, ...
  • C. Nagendra, M. J. Irwin, _ _ Are a-Power-Ti me ...
  • A. F. Tenca and G. Todorov, "High Radix Design of ...
  • P. J. Song and G. DeMicheli "Circuit and Architecture Tradeoffs ...
  • نمایش کامل مراجع