یک معماری کارآمد ناهمگون برای واحد عملیاتی قابل بازپیکربندی در یک پردازندة قابل توسعه

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,439

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ACCSI12_098

تاریخ نمایه سازی: 23 دی 1386

چکیده مقاله:

جایگزین کردن واحدهای عملیاتی یک پردازندة قابل توسعه با واحدهای عملیاتی قابل بازپیکربندی م ی تواند هز ینة تولید و زمان ارائه به بازار را بطور چشمگیری کاهش دهد . بعلاوه افزون بر کاهش هزینة تولید، این پردازنده قادر به اجرای دستورات سفارش ی بیشتری نیز خواهد بو د. در این مقاله یک معماری ناهمگون برای واحدهای عملیاتی قابل بازپیکربندی در پردازنده های قابل توسعه ارائه شده اس ت. نتایج آزمایشات نشان می دهد که در مقایسه با معماری پیشین، معماری ارائه شده از تعداد زیادی دستورالعمل سفارشی پشتیبانی م یکند. بعلاوه این معماری قادر است زمان اجرای یک دستورالعمل سفارشی را بین ٢٠ تا ٤٠ درصد بهبود دهد.

کلیدواژه ها:

واحد عملیاتی قابل بازپیکربندی ، پردازندة قابل توسعه ، گراف جریان داده

نویسندگان

بهنام قوامی

دانشجوی کارشناسی ارشد، دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دان

آرش مهدی زاده

دانشجوی کارشناسی ارشد، دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دان

مهدی سعیدی

دانشجوی دکترا، دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صن

مرتضی صاحب الزمانی

دکترا، عضو هیات علمی، دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانش

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر، تهران، ایران، ...
  • N. Clark, M. Kudlur, H. Park, S. Mahlke and K. ...
  • H. Noori, K. Murakami, and K. Inoue, ،0 A General ...
  • T. Miyamori and K. Olukotun, "A Quantitative Analysis of Reconfigura ...
  • N. Clark, J. Blome, M. Chu, S. Mahlke, S. Biles, ...
  • P. Yu and T. Mitra, ،، Scalable Custom Instructions Identification ...
  • ble ALU Array Architecture Reconfigura؛ [6] J. Lee et al., ...
  • A. Gordon-Ross and F. Vahid, *Frequent Loop Detection Using Efticient ...
  • M. H. Lee, H. Singh, G. Lu, N. Bagherzadeh, and ...
  • C. Bobda, *Synthesis of datatlow graphs for recontigura ble systems ...
  • F. Mehdipour, M. Saheb Zamani, M. Sedighi, "Reducing Reconfigura ble ...
  • B. Mei, S. Vernalde, D. Verkest, and R. Lauwereinsg, «Design ...
  • F. Mehdipour, H. Noori, M. Saheb Zamani, K. Murakami, M. ...
  • ' _ _ [14] htt+0//vxx _ _ ...
  • Reconfigurable Functional Unit 6 schedulee ...
  • Program Counter " Mapring rate 20 Critical Path =' Clustering ...
  • نمایش کامل مراجع