طراحی سطح سیستمی کاربردهای پردازش سیگنال دیجیتال بر روی EPGA

سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,522

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ACCSI13_253

تاریخ نمایه سازی: 25 آبان 1386

چکیده مقاله:

تا به حال روشهای متنوعی برای طراحی مدارهای DSP بر روی FPGA معرفی شده است. یکی از بروزترین این روشها که درسالهای اخیر مطرح شده است، استفاده از روش سیستمی به جای روش قدیمی طراحی اینگونه مدارات است. در روش سیستمی، طراح بجای نوشتن کد HDL و سنتز بر روی سخت افزار مورد نظر، از یک توصیف سیستمی شروع کرده و از سنتز سطح بالا برای رساندن آن توصیف به سخت افزار مورد نظر سود می جوید. بدین ترتیب زمان لازم برای طراحی نمودن سیکل طراحی بطور قابل ملاحظه ای کاهش می یابد. در این مقاله با ارائه یک مثال واقعی از مدارهای DSP بازده سیستمف مقدار منابع سخت فازاری مصرف شده و زمان طراحی بدست آمده با استفاده از این روش را با روشهای قبلی مقایسه نموده ایم. نتایج این تحقیق نشان میدهد که استفاده از این روش نه تنها زمان طراحی را به شدت کاهش می دهد، بلکه بازده سیستم طراحی شده به این روش از نمونه های مشابه طراحی شده به روشهای مرسوم بالاتر است.

نویسندگان

محمود ممتازپور

دانشگاه صنعتی شریف تهران، ایران

محمود تابنده

دانشگاه صنعتی شریف تهران، ایران

بیژن علیزاده

دانشگاه صنعتی شریف تهران، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Strauss W., ،FPGAs for DSP: A Fast-Growing Market, Xilinx DSP ...
  • The Mathworks, Inc., ،، MATLAB http ://www. mathworks _ c ...
  • ، Xilinx System Generator for DSP Version 8.1, ' User's ...
  • ، 2HDL Compiler for Verilog Reference _ Version 2000.05, _ ...
  • Acharya T., Tsai P. S., ،JPEG2000 Standard for Image Compression: ...
  • K. Andra, C. Chakrabarti, and T. Acharya, "A VLSI Architecture ...
  • I NTER NATIONAL _ RGANIZATION FOR S TAN D ARDIZATION, ...
  • نمایش کامل مراجع