ارائه ساختاری جدید برای حافظه نهان در پردازنده های بسا هسته ای

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,145

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

AEBSCONF01_313

تاریخ نمایه سازی: 6 آبان 1393

چکیده مقاله:

با پیشرفت تکنولوژی و کوچکتر شدن روزافزون تعداد ترانزیستورها، پیچیدگی سیستم های چند پردازنده ای بر روی تراشه ها در حال افزایش است. به دلیل افزایش عناصر پردازشی بر روی ترانشه ما با مشکل منابع حافظه به دلیل تاخیر سیم و هم چنین تاخیر کش برای منابع بر روی ترانشه و تراکم ترافیک، شبکه مواجه هستیم. شبکه بر تراشه NOC در حال حاضر به عنوان یک الگوی امیدوارکننده از ارتباط بین هسته ها در پردازنده های چند هسته ای در نظر گرفته شده است. در این گزارش ما به بررسی این که چگونه سازمان منطقه ای کش میانگین تاخیر شبکه را کاهش می دهد می پردازیم. و یک ساختار کش محلی با نماینده مدیریت واحدها برای پردازندهای پایه NOC ارائه می دهیم.ازمایشات نشان داده است که تاخیر دسترسی کش L2 تا حدودزیادی توسط سازمان الگوی اتصال در شبکه بر روی تراشه معلنوم می شود و سازمان کش منطقه ای بسیار هم در کارایی بهترکش NOC است.

کلیدواژه ها:

پردازنده های بسا هسته ای ، بهبود سرعت ، افزایش کارایی ، ساختار حافظه پنهان

نویسندگان

مرتضی فتحی

دانشجوی کارشناسی ارشد دانشگاه امیرکبیر

سارا ابراهیمی

دانشجوی کارشناسی ارشدف دانشگاه امیرکبیر

کوروش منوچهری

استادیار، دانشگاه آزاد اسلامی واحد پرند

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • X. Wang, G. Gan, J. Manzano, D. Fan, S. Guo, ...
  • John M. Ye, Man Cao, Zening Qu, Tianzhou Chen _ ...
  • K.J. Nesbit, N. Aggarwal, J. Laudon, J.E. Smith, Fair queuing ...
  • نمایش کامل مراجع