مقایسه بررسی و تحلیل اسیلاتورهای بانویز فاز پایین درتکنولوژی CMOS

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 529

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

AIHE10_180

تاریخ نمایه سازی: 5 بهمن 1395

چکیده مقاله:

دراین مقاله به مقایسه مدارهایی برای بهبود نویز فاز دراسیلاتورها پرداخته است درمدار اول یک روش بهینه سازی عملکرد نویز فاز اسیلاتورهای LC ارایه شده است که این روش برپایه کنترل ولتاژ سورس بالک ترانزیستورهای تزویج متقابل درهسته اسیلاتور می باشد و درمدار دوم یک نوسان ساز متعامد بااستفاده ازروش کوپلینگ متقارن بیان شده است همچنین مداردیگری نیز که حاصل ازترکیب ایده های استفاده شده دردومدار قبلی می باشد نیز درشرایط یکسان شبیه سازی و بررسی شده است درنهایت نیز مقایسه ای بین سه ساختار و ساختارمتداول اسیلاتورهای LC صورت گرفته است و مزایای هرساختار بیان شده است

کلیدواژه ها:

نویزفاز/نوسان ساز /اسیلاتور /توان /فرکانس نوسان

نویسندگان

ساناز مهدیان جویباری

دانشجوی کارشناسی ارشد دانشگاه علوم و فنون مازندران

محمد غلامی

استادیار دانشکده فنی و مهندسی دانشگاه مازندران

ایمان اسماعیلی پایین افراکتی

استادیار دانشکده فنی و مهندسی دانشگاه مازندران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • E. Hegazi, h. Sjoland and a. A. Abidi, "a filtering ...
  • H. Rashtian and s. Mirabbasi, "using body biasing to control ...
  • Jae-hong chang and choong-ki kim, "a symmetrical 6-ghz fully integrated ...
  • P. Liu, P. Upadhyaya, J. Jung, D. Heo, J. H. ...
  • P. Sun, g. Wang, _ Woods, h. Wang and y. ...
  • نمایش کامل مراجع