محاسبات موازی ناهمگن برای کاربردهای رمزگذاری و رمزگشایی داده

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 655

فایل این مقاله در 12 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CITCONF02_158

تاریخ نمایه سازی: 19 اردیبهشت 1395

چکیده مقاله:

محاسبه عملکرد بالای ناهمگن HPC سیستم عامل، شامل ریز پردازنده چند هسته ای و چند واحد پردازش گرافیکی GPU است که به سرعت در حال تبدیل شدن به سیستم عامل محدود این روزها شده است. تعداد محاسبه و برنامه های کاربردی به یک محاسبه این با عملکرد بالا به صورت موازی در این سیستم عامل هستند. رمز نگاری داد یک عملیات مشترک در یک شبکه مبتنی بر برنامه های کاربردی با امنیت است. برای حفظ سرعت باد تعداد ورودی بالا در چنین برنامه های کاربردی، پردازش زمان واقعی از داده ها ضروری است. در این مقاله روش های رمزگذاری مورد بررسی قرار می گیرد و نشان داده می شود که افزایش در تراکم ترانزیستور در یک تراشه امکان ساخت سیستم های چند هسته ای را به وسیله استفاده از فضای پناهی در سیستم های پیچیده برای پیاده سازی موجب می شود. در ادامه الگوریتم موازی Wyner-ZIV ده رمزگشایی ویدئویی چند هسته ای بیان و بررسی می شود.

کلیدواژه ها:

محاسبه عملکرد بالای ناهمگن ، AES ، چندهسته ایی ، هسته رمزگذاری شده

نویسندگان

منیره مشایخی

دانشجوی کارشناسی ارشد،دانشگاه آزاد اسلامی، واحد بابل، ایران

سکینه باستانیکتولی

دانشجوی کارشناسی ارشد، دانشگاه آزاد اسلامی، واحد بابل، ایران

نرگس واثقی

دانشجوی کارشناسی ارشد، دانشگاه آزاد اسلامی، واحد بابل، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • O. Harrison and j .Waldron, _ Encryption Imp lementationand Analysis ...
  • AES cryptochip using a high-speed parallel An:ه [2]S. M Yoo, ...
  • S. A. Manavski, "CUDA compatible GPU as an efficient hardwareacce ...
  • P. Chodowiec, "Comparison of the hardware performance of the AEScandidates ...
  • . Verbauwhede, P. Schaumont and H. kuo, "Design and performancete ...
  • A.D. Biagio, A. Barenghi, G. Agosta, G. Pelosi, "Design of ...
  • A. Shabbir, A. Kumar, B. Mesman and H. Corporal, _ ...
  • M. Fattah, M. Daneshtalab, P. Liljeberg and J. Plosila, "Exploration ...
  • Rec onfiguarbleco mmunic ationcentric S ystems -on-chip (ReCoSoC), pp. 1-3, ...
  • U. Mayer, C. Oelsner and T. Kohler, "Evaluation of different ...
  • M. Ebrahimi, M. Daneshtalab, N. Sreejesh, P. Liljeberg, JuhaPlosila, H. ...
  • Matt Pharr e. al., (2004), "GPU Gems 2", Addison Wesley ...
  • N. C Iyer, P. V Anandmohan , D. V Poornaiah ...
  • Nhat-Phuong Tran, Myungho Lee, Dong Hoon _ _ Heterogeneous Parallel ...
  • Juh aP] O S il a, HanuTenhu nen "Integration of ...
  • Ebrahimi, M. andD aneshtalab , M andLiljeberg, P and Plosila, ...
  • Multi-Core Parallel Algorithm for Wyner-Ziv VideoDec oding _ (2012), 10th ...
  • O. Harrison and J. Waldron, "Practical Symmetric Key Crypto graphyon ...
  • The OpenMP API specification for parallel programming, _ _ _ ...
  • نمایش کامل مراجع