Single Slope ADC

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 855

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

COMP02_004

تاریخ نمایه سازی: 14 مرداد 1394

چکیده مقاله:

مقاله پیش رو شرحی بر طراحی و تحلیل مبدل آنالوگ به دیجیتال در مدارات مجتمع آنالوگ می باشد. در این مدار کاهش توان مصرفی و سرعت بالا مد نظر بوده است. همچنین رزولوشن بالای مدار و دقت بالا نیز مورد توجه بوده است که پس از شبیه سازی و طراحی نتایج مطلوبی به دست آمد. شبیه سازی های ارائه انجام شده است. برای تبدیل سیگنال های آنالوگ به دیجیتال روش های زیادی وجود دارد، روشی که در این مقاله مورد ADS شده در این مقاله توسط نرم افزار می باشد که در این روش سیگنال آنالوگ ورودی با یک موج شیب دار خطی مقایسه شده و به یک سیگنال دیجیتال single slope ADC بررسی می باشد روش معادل با سیگنال آنالوگ ورودی تبدیل می شود.

کلیدواژه ها:

مبدل آنالوگ به دیجیتال ، مقایسه کننده ، شمارنده ، فلیپ فلاپ ، رجیستر

نویسندگان

روح الله نصیری فر

مدرس دانشگاه جامع علمی کاربردی صنعت هوانوردی مشهد

سبحان فروندی

مدرس دانشگاه جامع علمی کاربردی صنعت هوانوردی مشهد

محمد هدایتی

دانشجوی دانشگاه حکیم سبزواری

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • e noise 1.3 Aءه [1] A. Krymski, N. Khaliullin and ...
  • pinned photodiode CMOS SXGAه [4] K. Findlater et al. image ...
  • D. Lee, and G. Han, High-speed, low-power correlated double sampling ...
  • I. Mehr and D. Dalton, _ _ 00-MSample/s, 6-bit Nyquist- ...
  • S. Kawahito, et al., Noise reduction effects of column- parallel ...
  • S. Matsuo, et al., A very low columm FPN and ...
  • S. Yoshihara, et al., A 1/1.8-inch 6.4 Mpixel 60 frames/s ...
  • mW 10b CMOS image sensor with 60 Aء [8] T. ...
  • نمایش کامل مراجع