الگوریتم های مسیریابی تحمل پذیر اشکال در شبکه روی تراشه سه بعدی
محل انتشار: همایش ملی مهندسی رایانه و مدیریت فناوری اطلاعات
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,233
فایل این مقاله در 15 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
CSITM01_516
تاریخ نمایه سازی: 10 شهریور 1393
چکیده مقاله:
کارایی شبکه روی تراشه، به طور گسترده ای وابسته به الگوریتم های مسیریابی به کار رفته در آن ها می باشد. در طول سال های گذشته الگوریتم های مسیریابی زیادی برای شبکه روی تراشه دو بعدی و سه بعدی طراحی شده است. شبکه روی تراشه سه بعدی از ترکیب مفاهیم شبکه روی تراشه و مجتمع سازی سه بعدی به وجود آمده است. در این گونه مدارها عناصر نیمه هادی از طریق TSV به صورت پشته روی یکدیگر قرار می گیرند. همه الگوریتم های مسیریابی مزیت های خودشان را بر حسب ایجاد تعادل ترافیکی در شبکه و کاهش توان گرمایی و پیاده سازی آسان دارند. اما نکته مهم دیگری که باید به آن توجه کرد این است که به دلیل اشکالاتی که در لینک ها یا گره های شبکه رویتراشه ایجاد می شود و تأثیرات قابل توجهی که بر عملکرد مدار می گذارد، اغلب الگوریتم های مسیریابی روش هایی را به کار می گیرند تا از تاثیرات اشکال جلوگیری کنند، خصوصاً در شبکه روی تراشه سه بعدی اشکال در لینک های عمودی قابل توجه است.در این مقاله به الگوریتم های مسیریابی تحمل پذیر اشکال در شبکه روی تراشه سه بعدی می پردازیم و ویژگی های هرکدام رامورد بررسی قرار می دهیم.
کلیدواژه ها:
نویسندگان
مصطفی تقی زاده فیروزجایی
دانشجوی ارشد مهندسی معماری کامپیوتر دانشگاه صنعتی نوشیروانی بابل
مجتبی ولی نتاج
استادیار دانشکده مهندسی برق و کامپیوتر دانشگاه صنعتی نوشیروانی بابل
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :