افزایش سرعت کمپرسور4:2 سی ماس برای ضرب کننده دیجیتال با بهینه سازی ابعاد ترانزیستورها به روش تلاش منطقی

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,152

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ELEMECHCONF02_531

تاریخ نمایه سازی: 22 مهر 1394

چکیده مقاله:

این مقاله افزایش سرعت یک کمپرسور4:2 با انتخاب ابعاد مناسب برای ترانزیستورهای بکار برده شده در بلوک های کمپرسور را با استفاده از روش تلاش منطقی مورد بررسی قرار می دهد. تاخیر مسیر بحرانی کمپرسورقبل ازبهینه سازی 177 پیکو ثانیه و بعد از بهینه سازی به 111 پیکو ثانیه کاهش یافته است. محاسبات ریاضی روش تلاش منطقی به کمک نرم افزار MATLAB و پیاده سازی مداری بلوک ها و به دست اوردن تاخیر و توان مصرفی مدار توسط نرم افزار HSPICE و در تکنولوژی 45 نانومتر انجام و صحت عملکرد مدار پیشنهادی اثبات می گردد.

نویسندگان

محمد رضا نیک روش

گروه برق، دانشکده مهندسی، دانشگاه شهید چمران، اهواز

ابراهیم فرشیدی

گروه برق، دانشکده مهندسی، دانشگاه شهید چمران، اهواز

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Wallace CS. A suggestion for a fast multiplier. IEEE Trans ...
  • Dadda L. Some schemes for parallel multipliers. Alta Freq _ ...
  • Chang CH, Gu J, Zhang M. Ultra low-voltage low-power CMOS ...
  • Gu Jiangmin, Chang Chip-Hong. Ultra low voltage low power 4-2 ...
  • Ve eramachanen S, Krishna KM, Avinash L, Puppala SR, Srinivas ...
  • Ivan E. Sutherland, Bob F. Sproull, David L. Harris "Logical ...
  • R. F. Sproull and I. E. Sutherland. "Theory of Logical ...
  • Sutherland, B. Sproull, D. Harris, "LogicalEffort Designing Fast CMOS circuit ...
  • Law CF, Rofail SS, Yeo KS. Low-power circuit implementation for ...
  • Ohkubo N, Suzuki M, Shinbo T, Yamanaka T, Shimizu A, ...
  • 1. Baran D, Aktan M, Oklobdzija VG. Energy efficient implementation ...
  • Hussin R, Shakaff AYM, Idris N Sauli Z, Ismail RC, ...
  • Oklobdzija VG, Villeger D. Improving multiplier design by using improved ...
  • A. Pishvaei, G. Jaberipur, and A. Jahanian, (20 12), "Improved ...
  • نمایش کامل مراجع