طراحی ضرب کننده پایپ لاین 64x64 بیت با ارایه ای منظم از حاصلضرب های جزئی

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 816

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEEE06_048

تاریخ نمایه سازی: 1 مهر 1394

چکیده مقاله:

الگوریتم بوث بهبود یافته متداول، آرایه ای نامنظم از حاصل ضرب های جزئی به علت بوجود آوردن بیت اضافی در کم ارزش ترین مکان هر سطر حاصل ضرب جزئی تولید می کند. در این مقاله روشی که از بوجود آوردن بیت اضافی جلوگیری می کند پیشنهاد می شود. نتایج شبیه سازی حاصل از نرم افزار Design Compiter با تکنولوژی 0/18um CMOS نشان می دهند که ضرب کننده بوث بهبود یافته با ساختار منظمی از حاصل ضرب های جزئی و تکنیک پایپ لاین، باعث بهبود 86% تاخیر مسیر بحرانی و 4/5% بهبود توان مصرفی می شود.

کلیدواژه ها:

پایپ لاین ، حاصل ضرب جزئی ، ضرب کننده بوث بهبود یافته و والاس

نویسندگان

گلناز کرکیان

کارشناسی ارشد دانشگاه آزاد اسلامی واحد علوم و تحقیقات آذربایجان شرقی

جعفر صیحی

عضو هیئت علمی دانشگاه تبریز

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • C. S. Wallace, "A suggestion for parallel multipliers, " IEEE ...
  • O. Hasan and S. Kort, ":Automated formal synthesis of Wallace ...
  • J. F adavi-Ardekar i, _ _ N booth encoded multiplier ...
  • W.-C. Yeh and C.-W Jen, "High-speed booth encoded parallel multiplier ...
  • Y. Kang and J.-L. Gaudiot, _ simple high-speed multiplier design, ...
  • Kuang, S.R., Wang, J.P., Guo, _ "Modified Booth Multipliers With ...
  • نمایش کامل مراجع