طراحی حلقه قفل شذه تاخیر با استفاده از آشکارساز فاز/فرکانس سرعت بالا

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,236

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEEE06_260

تاریخ نمایه سازی: 1 مهر 1394

چکیده مقاله:

در این مقاله ساختار حلقه قفل شده تأخیر (DLL) که دارای گستره فرکانسی وسیع و سرعت عملکرد مطلوبی است ارائه شده است. در همین راستا، ساختار جدیدی از آشکار ساز فاز/فرکانس به عنوان اصلی ترین بلوک DLL، جهت افزایش گستره فرکانس و سرعت عملکرد (سرعت قفل) طراحی شده است. مدار PFD پیشنهادی ساختار نوینی بوده که با حذف مسیر ریست، مدت زمان تأخیر طول مسیر ریست بطور قابل ملاحظه ای کاهش یافته و این امر سبب کاهش ناحیه مرده گردیده و به تبع آن سرعت مدار افزایش یافته است. این ساختار دارای زمان نشست کم، ناحیه مرده کوچک، گستره فرکانس بالا و اتلاف توان پایینی می باشد. تکنولوژی مورد استفاده در این طراحی TSMC 0.18 μm CMOS با ولتاژ تغذیه 1.8V است. نتایج شبیه سازی نشان داده است که ساختار DLL ارائه شده دارای گستره فرکانسی ورودی وسیع در حدود (290-410 MHz) و زمان نشست در حد 25ns می باشد.

کلیدواژه ها:

حلقه قفل شده تأخیر ، حلقه قفل شده فاز ، آشکار ساز فاز/فرکانس ، پمپ بار ، خط تأخیر کنترل شونده با ولتاژ ، Glitch

نویسندگان

محمداسماعیل قربانی

کارشناس ارشد دانشگاه آزاد اسلامی واحد اراک

محمد غلامی

دانشجوی دکتری دانشگاه صنعتی نوشیروانی بابل

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • George Chien and Paul R. Gray, _ 900-MHz Local Oscillator ...
  • Chih-Hsing Lin and Ching-Te Chiu, _ 2.24GHz Wide Range Low ...
  • Chih-Hsing Lin and Ching-Te Chiu, " A 2.24GHz Wide Range ...
  • David J. Foley and Michael P. Flynn, "CMOS DLL-Based 2 ...
  • S. Lee, B. Kim and K. Lee, _ Fully Integrated ...
  • Commun ication Application, " IEEE J. Solid_ State Circuits, _Vol. ...
  • J. Gibbs and R. Temple, "Frequency Domain Yields Its Data ...
  • Eric R. Booth, " Wide Range, Low Jitter Delay-Locked Loop ...
  • Behzad. Razavi, RF Microelectrone _ Prentice Hall, 1998. ...
  • Chih-Hsing Lin and Ching-Te Chiu, " A 2.24GHz Wide Range ...
  • Kuo-Hsing Cheng, Chia-Wei Su, Meng-Jhe Wu, and Yu- Ling Chang, ...
  • Kyung Ho Ryu, Dong Hun Jung, and Seong-Ook Jung, _ ...
  • نمایش کامل مراجع