بهینه سازی LC_VCO CMOS دیفرانسیلی با استفاده از الگوریتم تپه نوردی
محل انتشار: ششمین کنفرانس مهندسی برق و الکترونیک ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 430
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE06_312
تاریخ نمایه سازی: 1 مهر 1394
چکیده مقاله:
در اینمقاله با استفاده از الگوریتم تپه نوردی در MATLAB و نرم افزار شبیه ساز Hspicc, /RF، بهینه سازی نویز فاز وتوان مصرفی در یک اسیلاتور کنترل شونده با ولتاژ (VCO) در فرکانس کاری 5GHz انجام شده است. به این منظور، مقادیر سلف و خازن در تانک LC، مقدار ولتاژ بایاس منبع جریان دنباله و ابعاد ترانزیستورهای سوئیچ بهینه شده اند. شبیه سازی ها با استفاده از کیت طراحی TSMC CMOS 0.18um RF صحه گذاری شده است.
کلیدواژه ها:
نویسندگان
حمیدرضا صدر منوچهری نائینی
دانشگاه آزاد اسلامی واحد دماوند، گروه الکترونیک، دماوند، ایران
عزیزه اجلی
دانشگاه آزاد اسلامی واحد علوم و تحقیقات دماوند گروه الکترونیک، دماوند، ایران
محسن محسنیان زاده
دانشگاه آزاد اسلامی واحد علوم و تحقیقات دماوند، گروه الکترونیک، دماوند، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :