بهره گیری از روش های هوشمند به منظور طراحی بهینه مقایسه گر CMOS

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 977

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICIKT07_129

تاریخ نمایه سازی: 22 مهر 1394

چکیده مقاله:

در این مقاله الگوریتم ابتکاری بهینه سازی سیستم صفحات شیبدار (IPO) به عنوان یک روش کارآ در پردازش های هوشمند، معرفی و با توجه به نامتقابل بودن اهداف بهینه سازی توان مصرفی و سرعت عملکرد مدارات در طراحی مدارهای مجتمع الکترونیکی، از آن جهت طراحی هوشمند ابعاد ترانزیستورها برای یک مدار مقایسه گر CMOS لچ بهره گرفته شده است. الگوریتم IPO از سری الگوریتم های جدید بهینه یابی و مبتنی بر هوش جمعی است که با الهام از چگونگی حرکت دینامیکی اجسام کروی بر روی سطح شیبدار بدون اصطحکاک شکل یافته است، که تمایل رسیدن به پایین ترین نقطه سطح را دارند. مقایسه کننده ها یکی از بلاک های ساختاری اجتناب ناپذیر در اکثر مبدل های آنالوگ به دیجیتال هستند که به صورت گسترده ای در کاربردهایی نظیر سیستم های ذخیره اطلاعات، لینک های ارتباطی سریع، گیرنده های دیتا I/O و حافظه ها استفاده می شوند. مشاهدات نهایی به همراه ارزیابی مدار طراحی شده در ازای تغییرات ولتاژ تغذیه و دماهای متفاوت، بیانگر قدرت و کارآیی راهکار پیشنهادی و بهبود چشم گیر پارامترهای توان مصرفی، تأخیر انتشار (سرعت عملکرد) و همچنین اندازه تراشه جهت مجتمع سازی مطلوب تر را نشان می دهد. الگوریتم پیشنهادی توسط نرم افزار Matlab پیاده سازی و شبیه سازی های مدار مورد بررسی در نرم افزار Hspice انجام گرفته است.

کلیدواژه ها:

نویسندگان

علی محمدی

دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند

محمد محمدی

دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند

سید حمید ظهیری

دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • low power ه [1] S. Tabassum, A. Bekal, and M. ...
  • _ _ p., 90mm 64-bit nes digital comparator with 1.2 ...
  • _ _ _ _ and Microsystem Integration, _ International [4] ...
  • D. N. Kapadia and P. P. Gandhi, _ lementation of ...
  • Technologies (ICT), 2013 IEEE Conference on, pp. 16-20, 2013. ...
  • _ _ _ sub-Micron region, " in Information K Communication ...
  • dynamic analysis of a ه. [7] L. Samid, P. Volz, ...
  • D. Osipov, 4 50MSs low-power 8-bit dynamic voltage comparator in ...
  • S. B abayan-M ashhadi and R. Lotfi, 4nalysis and Design ...
  • _ _ of inclined planes system optimization on data clustering, ...
  • M. H. Mozaffari and S. H. Zahiri, _ SUPERVIS ED ...
  • نمایش کامل مراجع