مینیمم کردن طرح مدارات منطقی که بیش از یک خروجی دارند با استفاده از یک الگوریتم کامپیوتری

سال انتشار: 1384
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,481

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE08_102

تاریخ نمایه سازی: 1 اسفند 1386

چکیده مقاله:

در طراحی مدارات منطقی خیلی از موارد مایلیم که چند مدار با چند خروجی متفاوت را به صورت مینیمم دو سطحی ( حداقل تأخیر زمانی با مینیمم گیتهای منطقی ) طرح کنیم بعنوان مثال طراحی مدارات منطقی با PAL ها ، اگر متغیرهای ورودی و تعداد توابع ( مدارات ) زیاد باشد مایلیم این کار را با کامپیوتر انجام دهیم، راه پیشنهادی من با استفاده از الگوریتم Quine McClusky یک الگوریتم کامپیوتری برای طرح مینیمم دو سطحی مدارات منطقی پیشنهاد می کند . تمام عکسهای استفاده شده در این مقاله از برنامه کامپیوتری که بر اساس الگوریتم پیشنهادی نوشته ام، تهیه شده است

کلیدواژه ها:

طراحی مدارات منطقی ، مینیمم دو سطحی ، طراحی مدارات منطقی با کامپیوتر ، Quine McClusky

نویسندگان

امین رفیع زاده

بخش مهندسی برق دانشگاه شهید باهنر کرمان

مریم ارجمند

بخش مهندسی برق دانشگاه شهید باهنر کرمان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • MC Cluskey, E.J." Minim ization of Boolean Functions" , Bell ...
  • Quine, W.V. «The Problem of Simplifying Truth Functions: Am, Math, ...
  • Digital Design, Third Edition, M. Morr is Mano, CALI FORNI ...
  • Intruduction to Ditital Systems ...
  • نمایش کامل مراجع