طراحی و پیاده سازی یک دمدولاتور حساس به فاز دیجیتال برای استفاده در سیستم های مقطع نگاری امپدانس الکتریکی  (EIT)

سال انتشار: 1388
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,674

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE12_015

تاریخ نمایه سازی: 29 اسفند 1387

چکیده مقاله:

بخش اصلی در سیستم های مقطع نگاری امپدانس الکتریکی، دمدولاتور حساس به فاز است که وظیفه اصلی آن، اندازه گیری ولتاژ حاصل از اعمال جریان الکتریکی به سطح مورد نظر است. در این مقاله یک دمدولاتور حساس به فاز دیجیتال بر اساس یک بورد ،DSP طراحی و پیاده سازی شده است. انجام محاسبات 32 بیتی و بصورت اعشاری، در کنار سرعت بالای MHz 225 تراشه ،DSP سبب می شود که دمدولاتور دیجیتالی فوق، دارای سرعت و دقت کافی برای ایجاد یک SNR مطلوب در سیستم های مقطع نگاری الکتریکی باشد. در این مقاله در ابتدا تئوری دمدولاتور حساس به فاز پیوسته زمان و سپس دمدولاتور حساس به فاز دیجیتال توضیح داده می شود و در ادامه نیز پیاده سازی آن بر روی بورد TMS320C6713 DSP Starter Kit بیان می شود. نتایج شبیه سازی که توسط نرم افزارCode Composer Studio v3.1 ارائه می شود یک خطای فاز 3 Code Composer Studio v3.1 همراه با SNR بالای dB 138/48 را نشان می دهد.

کلیدواژه ها:

دمدولاتور حساس به فاز DSP ، EIT

نویسندگان

سیداحمد حمیدی

دانشگاه برق، دانشگاه صنعتی خواجه نصیرالدین طوسی

رضا جعفری

دانشکده برق، دانشگاه صنعتی خواجه نصیرالدین طوسی

امیر موسوی نیا

دانشکده برق، دانشگاه صنعتی خواجه نصیرالدین طوسی