An Ultra High Gain Low Power Folded cascode CMOS LNA at 1.5 GHz With the Gate Resistance Used for Input Matching

سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 1,970

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE14_041

تاریخ نمایه سازی: 31 مرداد 1390

چکیده مقاله:

Design and simulated results of a fully integrated 1.5-GHz CMOS low-noise amplifier (LNA) is presented. To design this LNA, the parasitic input resistance of a metal-oxide-semiconductor field-effect transistor (MOSFET) is converted to 50Ω by a simple L–C network, hence eliminating the need for source degeneration. The Major Problem in the LNAs with folded cascode architecture is low reverse isolation. In this paper this parameter is improved by adding a transistor.The power gain and the minimal Noise Figure (NF) are two important factors for the circuits. Besides those factors, good linearity, input impedance matching, low supply voltage and the lower power consumption are also desired. The LNA achieves a small signal gain of 22.5 dB. The LNA acquires an NF of 2.6 dB with an input return loss of -17.2 dB and an output return loss of -16 dB. The LNA consumes 5.7 mW from a 0.8V supply, the presented LNA achieves the best overall performance when compared with the most recently published LNAs.

نویسندگان

Ehsan Kargaran

Young Researchers Club, Tabriz Branch, Islamic Azad University, Tabriz, Iran

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • H.-W. Chiu, S.-S. Lu, and Y .-S. Lin, " A ...
  • C. H. Liao and H. R. Chuang, " A 5.7 ...
  • _ _ LNAin 0.35 um CMOS utilizing inter-stage series reonance ...
  • E. H. Westerwick, " A 5 GHz band CMOS Iow ...
  • D.K. Shaeffer et al "A 1.5V, 1.5GHz CMOS Low Noise ...
  • _ Cheng, M. J. Deen, and C.-H. Chen, "MOSFET modeling ...
  • Mikael Cimino et al. _ 1V CMOS LNA dedicated to ...
  • Jarkko Jussila and Pete Sivonen, _ 1.2-V Highly Linear Balanced ...
  • E. Kargaran, H. Kargaran and H.Nabovat , ; A 0.6v ...
  • نمایش کامل مراجع