طراحی یک نقاله ی جریان نسل دوم با توان مصرفی کم و فرکانس بالا برای انتقال فاز ازورودی به خروجی

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 960

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE15_234

تاریخ نمایه سازی: 3 آذر 1391

چکیده مقاله:

دراین مقاله مداریک نقاله ی جریان نسل دوم درفرکانس بالا طراحی و شبیه سازی شده است شبیه سازی ها نشان میدهد پهنای باندبرابری دامنه و فازجریان ورودی و خروجی 0-1 گیگاهرتز است محدوده فرکانسی مذکور نسبت دامنه جریان ورودی به خروجی در بدترین حالت 0/985 و اختلاف فاز جریان خروجی با ورودی دربدترین حالت درهمان محدوده فرکانسی 1درجه و توان مصرفی 1/18 میلی وات است لازم به ذکر است ولتاژ منابع تغذیه 1/2ولت است علاوه برایننرم افزار بکاررفته برای شبیه سازی ADS و همچنین از تکنولوژی CMOS 0.18um استفاده شده است.

نویسندگان

رقیه احمدی

دانشگاه آزاد اسلامی واحد اراک

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Applic ation s", Contemporary Engineering Sciences , Vol 1 .126-ه2008, ...
  • C.S. Hilas and Th. Laopoulos, "Circuit design: a study on ...
  • _ J.A. Svoboda, "Current conveyors, operational amplifiers and nullors, " ...
  • Fabre, "Third-generation current conveyot a new helpful active element, " ...
  • Giuseppe Ferri _ Nicola C. Guerrini "Low-Voltage Low- Power Cmos ...
  • نمایش کامل مراجع