ارائه مدل شبیه‌سازی شده برای طراحی چند پردازنده ای مادربردهای کامپیوترهای شخصی (با شبیه‌سازی در محیط Proteus )

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 743

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISFAHANELEC01_080

تاریخ نمایه سازی: 23 اسفند 1392

چکیده مقاله:

برای دستیابی به پردازش موازی توسط کامپیوترهای شخصی ابتدا لازمست محیطی جهت تبادل داد بین آن‌ها فراهم گردد. شبکه‌های کامپیوتری متعارف طنین شیوه ارتباط کامپیوترها با یکدیگر است به همین دلیل بسیاری از محققین تلاش خود را برای ایجاد یک سیستم پردازش موازی با استفاده از شبکه‌های کامپیوتری متعارف موجود معطوف نموده‌اند. آماده بودن سیستم سخت‌افزاری تنها یک محیط نرم‌افزاری مناسب برای پردازش عملیات لازم است اما از آنجا که این شبکه‌ها اصولاً برای این کار طراحی نشده‌اند ذاتاً محدودیت‌هایی را سبب می‌شوند. در این مقاله به شبیه سازی مدل با نرم‌افزار Proteus پخته شده است در لیگ شبیه‌سازی سعی شده Cpu و Ram پایین وارد شود که علاوه بر نمایش عملکرد همه مادی بین آن دو، به بررسی تاثیر و چگونگی طرح پردازنده ها در مادربرد نیزPC پرداخته شده است.

نویسندگان

جواد عظیم فر

کارشناسی ارشد فناوری اطلاعات گروه فناوری اطلاعات دانشکده فنی و مهندسی دانشگاه تربیت مدرس

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • وی راجارامان، سی سیوا رام مورتی-مترجم دکتر قدرت سپیدنام، "معماری ...
  • _ الروینی، مصطفی عبدالبار-مترجم دکتر علی ناصری، مهندس محمد نظام ...
  • دکتر مجید نادری، "معماری و طراحی سیستمهای پیشرفته کامپیوتری و ...
  • _ Krishnan and J. Torrellas, "A chip multiprocessor architecture with ...
  • mu Itithreading, " IEEE Trans. Comput., Vol. 48, No. 9, ...
  • G. Sobi, S. Breach, and T. Vijaykumar, ،Multiscalar processors, " ...
  • Int. Sym p. C o mpute rArchitecture, Santa Margherita Ligure, ...
  • J. G. Steffan and T. Mowry, _ potential for using ...
  • Architecture (HPCA-4), Las Vegas, NV, Feb. 1998. [4] J. F.Martinez ...
  • Programming Languages and Operating Systems (ASPLOS- X), San Jose, CA, ...
  • A.Zhai, C. B. Colohan, J. G. Steffan, andT.C .Mowry, "Compiler ...
  • Support for Programming Languages and Operating Systems (ASPLOS-X), San Jose, ...
  • T. Sherwood and B. Calder, ،Time varying behavior of programs, ...
  • Science and Eng., UCSD, Tech. Rep. No. CS99-630, Aug. 1999. ...
  • M.K. Prabhu and K. Olukotun, "Exposing speculative thread parallelism in ...
  • in Proc. Principles and Practices of Parallel Programming 2005 (PPoPP ...
  • D. O"Hallaron, "Spark98: sparse matrix kernels for shared memory and ...
  • systems, " School of Computer Science, Carnegie Mellon University, Tech. ...
  • _ J. R. Larus and R. Rajwar, Transactionl Memory. San ...
  • S.Mueller, "Upgrading And Repairing _ E d itio n , ...
  • نمایش کامل مراجع