طراحی و شبیه سازی یک مقایسه کننده با توان مصرفی پایین و سرعت بالا

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 616

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

MAARS01_227

تاریخ نمایه سازی: 16 اسفند 1394

چکیده مقاله:

این مقاله یک مقایسه کنند و با سرعت عملکرد بالا و ورودی ریل تو ریل مناسب برای کاربردهای با ولتاژ کم و توان مصرفی پایین مانند مدارهای قابل پیاده سازی در کاربردهای پزشکی و مبدل های آنالوگ به دیجیتال ارائه داده است . در این مدار از ترانزیستورهای PMOSبرای ورودی مقایسه کننده استفاده شده است. شبیه سازی در تکنولوژی 0.18μm ,CMOSو با منبع ولتاژ 0.5 Vپیاده سازی شده است. زمان تأخیر انتشار این مقایسه کننده 24.8nsو توان مصرفی 8 nwدر فرکانس کلاک 2.5 MHZمی باشد.

نویسندگان

حمیده یوسفی

گروه الکترونیک، موسسه آموزش عالی جهاددانشگاهی استان اصفهان

مهدی دولتشاهی

استادیار دانشکده مهندسی برق، دانشگاه آزاد اسلامی واحد نجف آباد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • M. Maymandi -Nej ad and M. Sachdev, "1-bit quantiser with ...
  • C. J. B. Fayomi, G. W. Roberts, and M. Sawan, ...
  • B. Wicht, T. Nirschl, and D. S chmitt -Landsiedel, "Yield ...
  • B. Goll and H. Zimmermann, " A comparator with reduced ...
  • B. Goll and H. Zimmermann, " A 65nm CMOS comparator ...
  • D. Schinkel, E. Mensink, E. Klumperink, and E. Tuijl, "A ...
  • نمایش کامل مراجع