طراحی مالتی پلکسر مبنای 3 با ترانزیستورهای نانو لوله کربنی
سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 622
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NAECE01_005
تاریخ نمایه سازی: 26 شهریور 1395
چکیده مقاله:
در این مقاله طراحی مالتی پلکسر سه مقداری جهت اجرای هر عملیات منطقی سه مقداری با استفاده از ترانزیستورهای نانو لوله کربنی نشان داده شده است . منطق سه مقداری جایگزین مناسبی برای منطق باینری مرسوم شده است ، چرا که باعث ساده سازی مدارات و کاهش اتصالات و به دنبال آن سبب کاهش سطح چیپ و کاهش اتلاف توان می گردد. از مهمترین کاربردهای آن طراحی دروازه های تعمیم یافته در در مبنای 3(GTG) را می توان نام برد که ترکیبی از مالتی پلکسر در مبنای 3 و 3 تا از دروازه های در مبنای 3 هستند. از طرفی با طراحی بهینه مالتی پلکسر ما قادر خواهیم بود که انواع مدارهای محاسباتی و منطقی برگشت پذیر مانند جمع کننده، تفریق کننده و غیره را طراحی کنیم. بنابراین ارائه یک طراحی بهینه از مدار مالتی پلکس که دارای توان مصرفی کم و سرعت بالایی باشد همواره مد نظر طراحان دیجیتال بوده است. مشخصه های تاخیر، مصرف توان و PDP مالتی پلکس پیشنهای با طراحی های موجود مقایسه گردیده و نتایج شبیه سازی نشان می دهند که مصرف توان و PDP به میزان 72 % کاهش یافته است.
کلیدواژه ها:
نویسندگان
زهیر کرد رستمی
دانشکده مهندسی برق- الکترونیک، دانشگاه صنعتی شیراز
امیر مردانی
دانشگاه آزاد اسلامی بوشهر
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :