طراحی وارونگر دیجیتال خود- بایاس سرعت بالا و توان پایین با ولتاژ تغذیه 0/46 ولت، با استفاده از تکنولوژی CMOS؛90 نانومتر
محل انتشار: همایش ملی علوم و مهندسی کامپیوتر
سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 665
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NCCSE01_060
تاریخ نمایه سازی: 9 بهمن 1392
چکیده مقاله:
وارونگر، هسته صنعت الکترونیک به شمار می رود, به طوری که می توان آن را عنصر اصلی بسیاری از وسایل و قطعات از جمله مایکروویو، ابزار قدرت، شارژرهای باتری، سیستم های تهویه مطبوع، کامپیوتر و غیره دانست. در این مقاله با بکار گیری تکنولوژی CMOS، وارونگر دیجیتال خود- بایاس معرفی شده و اصول کلی عملکرد آن مورد بررسی قرار گرفته است. از آنجا که دو ویژگی مهم وارونگر CMOS، توان مصرفی پائین و ابعاد ترانزیستورهای به کار رفته در آن است، لذا وارونگر دیجیتال مورد بحث، با تکنولوژی CMOS؛90 نانومتر و ولتاژ تغذیه 0/46 ولت شبیه سازی شده است. وارونگر دیجیتال خود- بایاس تنها 10 نانو وات توان مصرف می کند. وارونگر دیجیتال معرفی شده، برای کاربردهای ولتاژ پایین، توان پایین و سرعت بالا بسیار مناسب است.
کلیدواژه ها:
نویسندگان
نیکتا پورنوری
دانشگاه آزاد اسلامی واحد مرودشت، گروه بق، مرودشت، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :