بهینه سازی در طراحی مدارات مجتمع دیجیتال CMOS مد جریان توسط الگوریتم ژنتیک
محل انتشار: دومین کنفرانس ملی ایده های نو در مهندسی برق
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,405
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
این مقاله در بخشهای موضوعی زیر دسته بندی شده است:
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
NCNIEE02_281
تاریخ نمایه سازی: 29 بهمن 1392
چکیده مقاله:
در این مقاله با استفاده از الگوریتم ژنتیک یک روش طراحی جهت محاسبه ابعاد ترانزیستورها در مدارات مجتمع دیجیتال - CMOSمنطق مد جریان Current Mode Logic ارائه شده است. برای پیاده سازی الگوریتم محاسباتی ژنتیک از نرم افزار MATLAB استفاده شده است وبه منظور بررسی اعتبار نتایج محاسبات تئوری حاصل از اجرای این الگوریتم در طراحی مدارات پایه مجتمع دیجیتال CMOS مد جریان، پس ازاستخراج عناصر پارازیتیک از نرم افزار MATLAB ، شبیه سازیهای مداری از نرم افزار HSPICE در تکنولوژی m μ CMOS 0.18 ، استفاده می شود که نتایج شبیه سازیها دقت عملکرد الگوریتم پیشنهادی را تصدیق می کنند
کلیدواژه ها:
نویسندگان
یحیی مشایی نژاد
دانشکده کامپیوتر، دانشگاه آزاد اسلامی واحد نجف آباد، اصفهان، ایران،
مهدی دولتشاهی
استادیار دانشکده برق، دانشگاه آزاد اسلامی واحد نجف آباد، اصفهان، ایران،
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :