ارائه یک فازی ساز جدید با ورودی دیجیتال و خروجی آنالوگ در مد جریان

سال انتشار: 1388
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,477

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NEEC02_014

تاریخ نمایه سازی: 7 بهمن 1388

چکیده مقاله:

همچنانکه میدانیم خاصیت منطق فازی به گونه ای است که همخوانی بسیار زیادی با طراحی آنالوگ دارد منتها در اکثر مقوله های صنعتی، از طراحی دیجیتال استفاده شده است. به این منظور در این مقاله سعی شده است که مقدمات طراحی یک سیستم تمام آنالوگ فازی سازگار با سیستمهای دیجیتال مورد مطالعه قرار گیرد و در این راستا یک فازی ساز جدید با ورودی دیجیتال و خروجی آنالوگ (بدون استفاده از مبدل دیجیتال به آنالوگ) با استفاده از ترانزیستورهای MOS طراحی شده و چینش نهایی آن با استفاده از نرم افزار Cadence به منظور ساخت ارائه می گردد. این فازی سازی برای سیگنال دیجیتال ورودی پنج بیتی و درجه عضویت به صورت جریان با تفکیک پذیری معادل پنج بیت در رنج 45 میکرو آمپر بر اساس یک راهکار جدید مبتنی بر ترکیبی از مزایای آنالوگ و دیجیتال طراحی شده است. نتایج شبیه سازی HSPICE در فرکانس هفتاد مگا هرتز در پروسه استاندارد 0.35u CMOS ارائه شده است و در نهایت داده های بدست آمده از شبیه سازی مدارات مربوطه برای یک کنترلر فازی دو ورودی و یک خروجی 9Singletone عدد rule برای فرکانس کلاک چهل مگاهرتز آورده شده است.

نویسندگان

صادق امینی فر

گروه مهندسی برق- دانشگاه آزاد اسلامی واحد مهاباد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • شده است . این روش را می توان به سیستمهای ...
  • Jimenez. C., Sanchez- Solano, S., Barriga, A., Hardware i mplementation ...
  • Watanabe , H., Dettloff, W. , _ Reconfigurable fuzzy logic ...
  • Mizumoto , M. Min- Max- Gravity method _ Product _ ...
  • Li, Y.F.Lau, C.C., Development of fuzzy algorithms for servo systems ...
  • Boverie, S _ , Demaya , B., Titli , A. ...
  • Yamakawa , T., A Fuzzy inference engine in nonlinear analog ...
  • Huertas, J.1., Sanchez -Solano, S., Barriga, A., controllers: hardware impl ...
  • Networks, pp. 535 -538, Iizuka, 1998. ...
  • Taturone, P, Zanchez - Solano, S., Hue ratas, , J., ...
  • Atanabe , H. Dettloff, W., Yount, K.E., ;A VLSI with ...
  • erconfig uruble , cascadable architecture0 IEEE Int. Journal of solide ...
  • PAPER ID: NEEC20 10-F- 139 ...
  • نمایش کامل مراجع