طراحی بهینه فیلتر یکدهی توان پایین برای مبدل آنالوگ به دیجیتال سیگما دلتا

سال انتشار: 1388
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 3,179

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NEEC02_037

تاریخ نمایه سازی: 7 بهمن 1388

چکیده مقاله:

مبدل دیالوگ به دیجیتال سیگما دلتا (Sigma-Delta Analogue-to-Digital Converter: SD-ADC) با فرکانسی چند برابر نرخ نایکوئیست از سیگنال ورودی نمونه برداری کرده و با استفاده از فیلتر داخلی یک حلقه و بواسطه بهره گیری از فیلترهای یکدهی (Decimation) خارج حلقه خطای تبدیل را به میزان قابل توجهی کاهش می دهد. بخش یکدهی مبدلهای از جمله قسمتهای تاثیر گذار در حداکثر سرعت نمونه برداری و مصرف توان مبدلهاست که وظیفه حذف خطای کوانتیزاسیون رانده شده به خارج باند را بعهده دارد. از آنجا که حجم پردازش سیگنال (و سخت افزار) مورد نیاز در بخش یکدهی متناسب با نرخ نمونه های مورد پردازش بوده و از طرفی نرخ نمونه ها در بخش یکدهی به شیوه های متفاوتی امکان کاهش تدریجی دارد، طراحی فیلترهای مربوطه می تواند به منظور بکارگیری روش های پردازش سریع و همچنین کاهش توان مصرفی متناسب با سخت افزار و شرایط کارکرد مدار بهینه شود. این مقاله نسبت به بررسی مشکلات بخش یکدهی مبدل مذکور و معرفی ساختار مناسب برای سیستمهای توان پایین، سریع و با قابلیت پیاده سازی روی بلوکهای FPGA می پردازد. نتایج شبیه سازی های مقایسه ای برابر چند روش مختلف نیز ارائه خواهد شد که مبین دلایل انتخاب روش ذکر شده می باشد.

کلیدواژه ها:

مبدل آنالوگ به دیجیتال سیگما دلتا ، فیلتر یکدهی ، فیلتر شانه ای ، فیلتر FIR ، فیلتر نیم باند

نویسندگان

علیرضا شمسی

دانشگاه آزاد اسلامی واحد تبریز

اسماعیل نجفی اقدم

دانشگاه صنعتی سهند

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • O _ story/OEG200 1041 8S038 ن http : //www _ ...
  • Delta-Sigma Data Converters S. R. Norsworthy, R. schreier and G.C.Temes, ...
  • Richard Schreirer, Gabor C.Temes. "Understanding Delta Sigma Data Converters." IEEE ...
  • "Word-serial Architectures for Filtering and Variable Rate Decimation" EUGENE GRAYVERt ...
  • "The new 3-stage, low dissipation digital filter of the ALMA ...
  • "Decimation Filter Design Toolbox for Multi-Standard Wireless Transceivers using MATLAB". ...
  • e.b.hogeneauer, "an economical class of digital filters for decimation and ...
  • . "Types of ADC'S :by Stuart Ball, Embedded System Design, ...
  • نمایش کامل مراجع