طراحی خودکار یک تقویت کننده عملیاتی CMOS

سال انتشار: 1388
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,670

متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NEEC02_047

تاریخ نمایه سازی: 7 بهمن 1388

چکیده مقاله:

طراحی خودکار، از جمله بحث های مهم در طراحی هوشمند مدارات داخلی تقویت کننده های عملیاتی بشمار می رود و از جمله ابزارهای مورد استفاده برای این نوع طراحی، استفاده از ابزار برنامه سازی هندسی برای بهینه کردن طراحی مدارات مجتمع آنالوگ می باشد. از مزیت های مهم این روش ارائه یک جواب بهینه سراسری برای این نوع مدارات است، از طرفی با توجه به وابستگی شدید پارامترهای طراحی یک مدار مجتمع آنالوگ به ولتاژ و جریانهای بایاس و ابعاد ترانزیستورهای آن، خطای طراحی عموماً به شدت افزایش می یابد. در این مقاله به ارائه روشی هوشمند برای طراحی یک تقویت کننده عملیاتی دو طبقه در تکنولوژی CMOS 0.18μm مبتنی بر روش برنامه سازی هندسی به همراه مقایسه و تکرار خواهیم پرداخت. در انتها نتایج شبیه سازیها در نرم افزار MATLAB و HSPICE ارائه گردیده است.

نویسندگان

هادی نحوی

عضو باشگاه پژوهشگران جوان- دانشگاه آزاد اسلامی واحد نجف آباد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • _ _ _ _ _ based analog circuit desig ...
  • M. Hershensoen et.al, "Optimal design of a CMOS op-amp via ...
  • PAPER ID: NEEC20 10-F-48 1 ...
  • نمایش کامل مراجع