شبیهسازی و پیادهسازی الگوریتم DCD بر روی FPGA
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 454
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
TEDECE01_397
تاریخ نمایه سازی: 30 آبان 1394
چکیده مقاله:
در این مقاله شبیهسازی و پیادهسازی معماری سری الگوریتم DCD چرخشی بر روی برد CycloneV شرکت Alreta ارائه شده است. نتایج شبیهسازی سختافزار با نتایج به دست آمده از شبیهسازی در نرمافزار متلب مقایشه شده و نتایج حاصله از پیادهسازی با سایر الگوریتم های حل دستگاه معادلات خطی مانند QRD مقایسه شده است. منابع مورد استفاده از تراشه فوق برای معادلات با تعداد مجهولات 4 الی 44 ارائه گردیده است و مزایا و معایب معماری و پیادهسازی بیان شده است. در این مقاله نشان داده شده است که الگوریتم DCD یک روش بسیار بهینه برای حل دستگاه معادلات خطی بر روی FPGA بوده و با استفاده از کمترین منابع منطقی و ارائه سرعت مناسب و دقت قابل تنظیم برای استفاده در کاربردهای بلادرنگ بسیار مناسب می باشد
کلیدواژه ها:
نویسندگان
محمدرضا نجاتی
دانشجوی کارشناسی ارشدگروه مهندسی برق دانشگاه گیلان
سیاوش امین نژاد
استادیار گروه مهندسی برق دانشگاه گیلان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :