CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار

عنوان مقاله: طراحی و پیاده سازی سخت افزاری رمزگذاری و رمزگشایی AES با طرح خط لوله فیدبک دار
شناسه ملی مقاله: ISCC03_035
منتشر شده در سومین کنفرانس انجمن رمز ایران در سال 1384
مشخصات نویسندگان مقاله:

مهدی عطائی نائینی - دانشگاه صنعتی اصفهان
یاسر افتخاری روزبهانی - دانشگاه صنعتی اصفهان
حسین سعیدی - دانشگاه صنعتی اصفهان
مهدی برنجکوب - دانشگاه صنعتی اصفهان

خلاصه مقاله:
هدف مقاله ارائه پیاده سازی سخت افزاری رمزگذار و رمزگشای AES بر روی FPGA بهصورت کارآمد است. در این راستا بر اساس الگوریتم AES چند معماری مختلف برای پیاده سازی سخت فازاری طراحی گردید ه است که دو طرح آن برای رمزگذار و رمزگشای AES با طول کلید 128 بیت پیاده سازی شده اند. هر دور در این الگوریتم شامل چهار بخش است که هر بخش به صورت یک واحد مجزا درچند نمونه طراحی شده است . پس از بررسی جزئیات پیاده سازی هر زیر واحد در این الگوریتم ، نتایج پیاده سازی های نهایی این دو طرح آورده شده است و با برخی از نتایج گزارش شده مقایسه گردیده است .در این مقایسه نسبت نرخ داده به سخت افزار مصرف شده دارای بهبود چشمگیری تاحد دو برابر نسبت به سایرین بوده است.

کلمات کلیدی:
AES ، پیاده سازی ، جعبه جانشینی ، ترکیب ستون ها، رمز

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/32568/