طراحی جدید تفریق کننده RNS برای پیمانه 2n +1
عنوان مقاله: طراحی جدید تفریق کننده RNS برای پیمانه 2n +1
شناسه ملی مقاله: ACCSI11_150
منتشر شده در یازدهمین کنفرانس سالانه انجمن کامپیوتر ایران در سال 1384
شناسه ملی مقاله: ACCSI11_150
منتشر شده در یازدهمین کنفرانس سالانه انجمن کامپیوتر ایران در سال 1384
مشخصات نویسندگان مقاله:
سمیه تیمارچی - دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
کیوان ناوی - دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
مهدی حسین زاده - واحد علوم و تحقیقات دانشگاه حصارک
خلاصه مقاله:
سمیه تیمارچی - دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
کیوان ناوی - دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
مهدی حسین زاده - واحد علوم و تحقیقات دانشگاه حصارک
این مقاله، مدار تفر ی ق کننده سریع را در سیستم اعداد ماندهایRNS) ارائه نموده است . در این مقاله با استفاده از تبد یل اعداد از سیستم نمایشی SRU (Single-Range Unsigned) به سیستم نمایشی SRS (Single-Range Signed سرعت عمل تفریق در RNS افزایش یافته است. از آنجا که مجموعه ماندهای 2n-1,2n,2n+1 دار ای جذا بیت و مزایای بسیاری در پی ادهس ازی میباشد و ن یز تأخ یر عم لی ات حساب ی در ا ی ن مجموعه توسط کانال پیمانهای 2n+1 تع یین م یگردد، استفاده از ا ی ن روش خصوصا بر ا ی پیمانه مذکور بس یار مف ید خواهد بود
کلمات کلیدی: سیستم اعداد مانده ای RNS)Tپیمانه 2n+1 ، سیستم نمایشیSingle-Range Unsigned سیستم نمایشی VLSI ، Single-Range Signed
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/127239/