CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی منطق سه ارزشی جدید برای مدارهای ولتاژ پایین و کم توان

عنوان مقاله: طراحی منطق سه ارزشی جدید برای مدارهای ولتاژ پایین و کم توان
شناسه ملی مقاله: EOESD01_236
منتشر شده در همایش مهندسی برق و توسعه پایدار با محوریت دستاوردهای نوین در مهندسی برق در سال 1392
مشخصات نویسندگان مقاله:

مرضیه ستوده متین - دانشگاه آزاد اسلامی واحد تهران جنوب
فرهاد رزاقیان - دانشگاه آزاد اسلامی واحد تهران جنوب

خلاصه مقاله:
در این مقاله معکوس کننده های کم توان منطق سه ارزشی که مبنی بر ولتاژهای آستانه چندگانه هستند، معرفی می شود. همچنین از این معکوس کننده برای طراحی گیت های چند ارزشی از جمله گیت های NOR, NAND و دیکدر سه ارزشی استفاده شده است. طراحی این مدارها با تکنولوژی CMOS استاندارد انجام شده است و کارایی و صحت مدار پیشنهادی توسط نرم افزار شبیه ساز HSPICE تحت تکنولوژی nm90 با ولتاژ تغذیه 8/0 ولت بررسی می شود. برتری مدار ارایه شده در این مقاله در مقایسه با طراحی های دیگر، در کاهش توان مصرفی و ساخت اشغالی آن می باشد که آن را برای کاربرد در مدارهای کم توان مناسب می سازد.

کلمات کلیدی:
منطق سه ارزشی، مدارهای کم توان

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/252795/