CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک نوسان ساز کنترل شده با ولتاژCMOS با رنج میزان سازی پهن و یک سلف فعال قابل تنظیم تفاضلی

عنوان مقاله: طراحی یک نوسان ساز کنترل شده با ولتاژCMOS با رنج میزان سازی پهن و یک سلف فعال قابل تنظیم تفاضلی
شناسه ملی مقاله: AIHE08_075
منتشر شده در کنفرانس ملی علوم مهندسی، ایده های نو (۸) در سال 1393
مشخصات نویسندگان مقاله:

ایمانه حیدری - علوم و تحقیقات واحد هرمزگان، گروه مهندسی برق
سارا آذرحزین - علوم و تحقیقات واحد هرمزگان، گروه مهندسی برق
صغری حیاتی - دانشگاه آزاد اسلامی واحد بوشهر، گروه مهندسی برق
ابراهیم عبیری - دانشگاه صنعتی شیراز گروه مهندسی برق

خلاصه مقاله:
این چکیده با استفاده از سلف فعال تفاضلی برای تانک LC، یک نوسان ساز کنترل شده با ولتاژ، با رنج قابل تنظیم پهن VCO، ارائه شده است. در این تکنولوژی مدار پیشنهادی، میزان فرکانس وسیع، توسط سلف فعال قابل تنظیم، طی زمانی که تنظیم ریز توسط ورکتور کنترل می شود، به دست آمده است. با استفاده از تکنولوژی 0/18 m CMOS یک مدل نمونه از VCO برای اثبات، پیاده سازی شده است. مدار ساخته شده یک فرکانس خروجی از 500مگاهرتز تا 3 گیگاهرتز فراهم می کند. نویز فاز اندازه گیری شده از 118dBC/HZ در آفست یک مگاهرتز، با رنج فرکانسی بدون عیب می باشد. به دلیل حضور سلف های مارپیچ، VCO مجتمع شده در یک ناحیه فعال را اشغال می کند.

کلمات کلیدی:
سلف فعال تفاضلی، رنج فرکانسی قابل تنظیم، نویز فاز، نوسان ساز کنترل شده با ولتاژ

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/308083/