CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

یک الگوریتم مرتب سازی موازی با کاهش تعداد پردازنده ها در کامپیوترهای SIMD

عنوان مقاله: یک الگوریتم مرتب سازی موازی با کاهش تعداد پردازنده ها در کامپیوترهای SIMD
شناسه ملی مقاله: ACCSI12_047
منتشر شده در دوازدهمین کنفرانس سالانه انجمن کامپیوتر ایران در سال 1385
مشخصات نویسندگان مقاله:

صادق وهابزاده زرگری - دانشگاه علم و صنعت ایران، دانشکده مهندسی کامپیوتر
سعید صدیقیان کاشی - دانشگاه علم و صنعت ایران، دانشکده مهندسی کامپیوتر
عادل ترکمان رحمانی - عضو هیات علمی دانشگاه، دانشگاه علم و صنعت ایران، دانشکده مهندسی کام
سعید پارسا - عضو هیات علمی دانشگاه، دانشگاه علم و صنعت ایران، دانشکده مهندسی کام

خلاصه مقاله:
تئوری الگوریتم های موازی در راستای تسریع پردازش داده ها ارائه شده است. همانطور که می دانیم مرتب سازی یکی از عملیات مهم بر روی داده ها می باشد. الگوریتم موازی CRCW-Sort با سیاست خواندن همزمان مقادیر و نوشتن همزمان مجموع مقادیر در حافظه مشترک، می تواند عمل مرتب سازی n عنصر را در زمان o(1) بر روی کامپیوترهای SIMD با تعداد n2 پردازنده انجام دهد. در این مقاله با ارائه یک راهکار، تعداد پردازنده ها در الگوریتم موازی CRW از n2 به n2/2-n/2 یعنی کمتر از نصف تقلیل یافته است. با استناد به راهکار ارائه شده، می توان مرتب سازی 2n عنصر را در زمان o(1) بر روی n2 پردازنده انجام داد.

کلمات کلیدی:
الگوریتم های موازی ، مرتب سازی ، خواندن و نوشتن همزمان (CRCW) ، کامپیوترهای SIMD

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/44434/