CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

مینیمم کردن طرح مدارات منطقی که بیش از یک خروجی دارند با استفاده از یک الگوریتم کامپیوتری

عنوان مقاله: مینیمم کردن طرح مدارات منطقی که بیش از یک خروجی دارند با استفاده از یک الگوریتم کامپیوتری
شناسه ملی مقاله: ISCEE08_102
منتشر شده در هشتمین کنفرانس دانشجویی مهندسی برق در سال 1384
مشخصات نویسندگان مقاله:

امین رفیع زاده - بخش مهندسی برق دانشگاه شهید باهنر کرمان
مریم ارجمند - بخش مهندسی برق دانشگاه شهید باهنر کرمان

خلاصه مقاله:
در طراحی مدارات منطقی خیلی از موارد مایلیم که چند مدار با چند خروجی متفاوت را به صورت مینیمم دو سطحی ( حداقل تأخیر زمانی با مینیمم گیتهای منطقی ) طرح کنیم بعنوان مثال طراحی مدارات منطقی با PAL ها ، اگر متغیرهای ورودی و تعداد توابع ( مدارات ) زیاد باشد مایلیم این کار را با کامپیوتر انجام دهیم، راه پیشنهادی من با استفاده از الگوریتم Quine McClusky یک الگوریتم کامپیوتری برای طرح مینیمم دو سطحی مدارات منطقی پیشنهاد می کند . تمام عکسهای استفاده شده در این مقاله از برنامه کامپیوتری که بر اساس الگوریتم پیشنهادی نوشته ام، تهیه شده است

کلمات کلیدی:
طراحی مدارات منطقی، مینیمم دو سطحی، طراحی مدارات منطقی با کامپیوتر، Quine McClusky

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/47305/