یک روش تحلیلی درج بافر با هدف کاهش توان مصرفی بافرها در مدارهای مجتمع

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,297

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ACCSI12_273

تاریخ نمایه سازی: 23 دی 1386

چکیده مقاله:

از بافرها برا ی کاهش تأخیر مسیرهای بحرانی استفاده می شود. با پیشرفت تکنولوژی به نانومتر، تأخیر اتصالات بخش مهمی از تأخیر مدارهای مجتمع شده است و تعداد بافرهای درج شده به شدت در حال افزایش است. تعداد بسیار زیاد بافرها دارای اثرات جانبی مثل افزایش توان مصرفی تراشه و افزایش مساحت آن اس ت. در الگوریتم های درج بافر قبلی، یا به مصرف توان توجه نشده است و صرفاً جنبۀ کاهش تأخیر آن مد نظر بوده است و یا ا لگوریتم مورد استفاده مبتنی بر مسیر نیست که در این صورت به دلیل تمرکز بر روی یک نت، نمی تواند توان مصرفی بافرها را به درستی کاهش دهد. در این مقاله، یک روش تحلیلی مبتنی بر مسیر برای درج بافر ارائه شده و بوسیلۀ مدارهای نمونۀISCAS آزمایش شده است. نتایج آزمایش ها حاکی از کاهش 69/ 46 درصدی توان مصرفی بافرها در عین رعایت محدودیت های زمانی مدار است.

نویسندگان

حمیدرضا خیرآبادی

آزمایشگاه CAD-VLSI، دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صنع

مرتضی صاحب الزمانی

عضو هیات علمی دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صنعت

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر، تهران، ایران، ...
  • slack and South Pacific Design Automation Corference, pp. 97- 0+سر ...
  • C. J. Alpert and A. Devgan, Wire segmenting for improved ...
  • C. J. Alpert, A. Devgan, and S. T. Quay, «Buffer ...
  • C. J. Alpert, M. Hrkic, and S. T. Quay, ، ...
  • 8(6):787-798, June 1999. ...
  • C. C. N. Chu and D. F. Wong, «Closed form ...
  • _ [8] _ A. Franklin, _ Integer _ L1near +rOgrammIng ...
  • L. P. P. P. Van Ginneken, ،Buffer Placement in distributed ...
  • I. M. Liu, A. Aziz, and D. F. Wong, *Meeting ...
  • I. M. Liu, A. Aziz, D. F. Wong, and H. ...
  • J. Lillis, C. K. Cheng, and T. T. Y. Lin, ...
  • _ Cocchini, and D. . Kirkpatrick, *Repeater scaling and its ...
  • S emiconductor Industry Association, National Technology Roadmap for S emiconductor, ...
  • W. shi and Z. Li, 4An O(nlogn) time algorithm for ...
  • C. N. Sze, C. J. Alpert, J. Hu, and W.Shi, ...
  • Tomlab Optimization Toolbox, http ://tomlab .biz/tomlab, july, 10, 2006. ...
  • M. Waghmode, Z. Li, and W. Shi, «Buffer Insertion in ...
  • نمایش کامل مراجع