طراحی و آنالیز گیت منطقی توان پائین و سرعت بالای NAND با تکنیک جدید DyMCML
محل انتشار: سیزدهمین کنفرانس سالانه انجمن کامپیوتر ایران
سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 3,528
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ACCSI13_150
تاریخ نمایه سازی: 25 آبان 1386
چکیده مقاله:
در این مقاله ساختار جدیدی از گیتهای منطقی با نام(DyMCML) Dynamic Mos Current Mode logicمعرفی می شود که نام آن از(MCML) MOS Current Mode Logic مشتق شده است .
خازن بکار برده شده در روش DyCML با مشکل سطح اشغالی برای پروسه های بالاتر ازum 0.6 روبرو میباشد . در طراحی جدید که به صورت دینامیکی میباشد توان مصرفی مدارات در فرکانس پایین نسبت بهMCML برای تکنولوژیهای بالاترکاهش یافته است. این تکنیک در تکنولوژیهایum 0.18 و um ،0.35um ،0.5um ،0.6um 0.13 طراحی شده است. توان مصرفی و سرعت این تکنیک با منطقهایcomplementary Dynamic current و MCML ،Domino ،CMOS ،(CPL) pass logic(DyCML) mode logicمقایسه شده است . نتایج شبیه سازی در محیطHspice نیز نشان دهنده بهبود سرعت و توان میباشد.
کلیدواژه ها:
نویسندگان
حسن عبدالهی
دانشجوی دکتری برق-الکترونیک دانشگاه آزاد اسلامی واحد علوم و تحقیقات ت
ستار میرزاکوچکی
استادیار برق-الکترونیک دانشگاه علم وصنعت ایران
افسانه حق نگهدار
دانشآموخته کارشناس ارشد برق -الکترونیک دانشگاه علم و صنعت ایران گروه
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :