طراحی فلیپ فلاپ با پالس راه انداز خارجی با توان مصرفی کم و سرعت بالا

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,342

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CECIT01_386

تاریخ نمایه سازی: 14 شهریور 1392

چکیده مقاله:

دراین مقاله یک فلیپ فلاپ راه اندازی شونده با پالس خارجی ارایه شده است که ساختارساده ای دارد ایده اصلی این مقاله استفاده ازمدارمولد پالس خارجی است که ازتکنیک حساسیت به دولبه استفاده می کند و با کاهش تعداد ترانزیستورهای سری درشبکه کلاک توان مصرفی و تاخیر مداررا کاهش میدهد شبیه سازی با استفاده ازنرم افزار HSpice و درتکنولوژی 65 نانومتر نشان میدهد که فلیپ فلاپ پیشنهادی تاخیر و توان مصرفی کمتری درمقایسه با فلیپ فلاپ های قبلی دارد نتایج شبیه سازی بیانگر این است که توان مصرفی این مدار در مقایسه با سایر مدارها تا حدود 41درصد کاهش یافته است و تاخیر مدار تا حدود 12/5 درصد بهبود یافته است

کلیدواژه ها:

توان مصرفی فلیپ فلاپ ، حساس به دولبه کلاک ، فلیپ فلاپ راه اندازی شونده با پالس خارجی

نویسندگان

اسماء احمدیان مرج

دانشگاه شهید باهنر کرمان

محسن صانعی

دانشگاه شهید باهنر کرمان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • _ _ _ _ Transactions on Very Large Scale Integration ...
  • M. Alioto, E. Consoli, and G. Palumbo, "Analysis and ...
  • J. Gong, _ Dual-edge triggered pulsed flip-flop with high performance ...
  • _ _ _ _ _ Scale Integration ...
  • P. Zhao, J. McNeely, P. Golconda, M. A. Bayoumi, R. ...
  • M. W. Phyu, W. L. Goh and K. S. Yeo, ...
  • IEEE International Symposium on , pp. 2429-2432, 2005. [7] M. ...
  • (VLSI) Systems, Vol. 19, No. 1, pp.1-9, 2011. ...
  • نمایش کامل مراجع