طراحی و پیاده سازی مداری اسیلاتور کم توان و کم نویز در فناوری CMOS

سال انتشار: 1399
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 704

فایل این مقاله در 16 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

COMCONF07_178

تاریخ نمایه سازی: 22 مرداد 1399

چکیده مقاله:

یکی از بلوکهای اساسی در ساختارهای گیرنده – فرستنده امروزی، اسیلاتور محلی است که نقش اصلی آن تامین فرکانس کاری ساختار و تغییر فرکانس از باند میانی به باند مایکروویو و بالعکس میباشد. به دلیل اهمیت بالای این بلوک به خصوص در بخش گیرنده، تمهیدات خاصی را برای طراحی آن باید رعایت نمود؛ چرا که وجود هر گونه نویز ناخواسته در مدار آن، ممکن است باعث خرابی سیگنال و یا از دست رفتن داده ها شود.برای طراحی قسمت اکتیو مدار از ساختار دیفرانسیلی استفاده شده که ویژگیهای متمایزی در حذف نویز منبع تغذیه و اثرات مد مشترک دارد. در قسمت مدار تانک نیز با ترکیب مدار تانک موازی و آرایه خازنی، یک ساختار بهینه ارائه شده که با کاهش نویز تزریقی به سیستم، کمک شایانی به کاهش نویز فاز اسیلاتور مینماید.طراحی مداری در پروسه 0,18 میکرومتر فناوری سیماس انجام شده و فرکانس کاری بر روی 3,7 گیگاهزتر تنظیم شده است. نتایج شبیه سازی با استفاده از نرم افزار کیدنس تایید کننده مفروضات درنظر گرفته بوده و بر اساس نتایج حاصله، مقدار -140 دسی بل بر هرتز در آفست فرکانسی یک مگاهرتز حاصل شده است.

نویسندگان

علی حقی

دانشجوی کارشناسی ارشد،گروه برق-الکترونیک،دانشکده فنی ومهندسی موسسه آموزش عالی غیرانتفاعی علم وفن،ارومیه،ایران

حجت بابایی کیا

استادومدیرگروه برق-الکترونیک،دانشکده فنی ومهندسی موسسه آموزش عالی غیرانتفاعی علم وفن،ارومیه،ایران