طراحی و شبیه سازی مقایسه گر توان پایین با ولتاژ تغذیه0.5V و فرکانس 2MHZ

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 364

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ECOSE03_013

تاریخ نمایه سازی: 14 شهریور 1396

چکیده مقاله:

در این مقاله یک مقایسه گر با مصرف توان پایین که قادر به انجام عمل ارزیابی در یک رنج پایینی از ولتاژ منبع تغذیه می باشد، طراحی شده است.مصرف انرژی پایین با استفاده از یک طرح جدید است که سوییچینگ خاموش مقایسه گر پس از زمان تصمیم گیری به دست می آید. برای تحقق این امر از گیت OR ما بین دو بخش اعمال ولتاژ ورودی و سیگنال چرخشی مورد نیاز مقایسه گر استفاده شده است. مقایسه گر لچ طراحی شده در یک رنج ولتاژ تغذیه 5V.0 با فرکانس کاری 2MHZ با استفاده از تکنولوژی 18µm.0CMOS ، شبیه سازی شده و مصرف توان آن در حدود nW 54.370 می باشد.

نویسندگان

ساحل جواهرنیا

دانشگاه آزاد اسلامی واحد صوفیان، گروه برق، صوفیان، ایران