High performance and Efficient CNTFET based Full Adder Cells

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 559

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

EECOO01_037

تاریخ نمایه سازی: 2 تیر 1395

چکیده مقاله:

A novel Full Adder (FA) circuit is presented. These design benefit from higher computing speed, lower operating voltage, lower energy consumption, less Vth loss in circuit nodes, and full swing results. In the other word, the proposed FA cells work properly in low supply voltages. The proposed FA is implemented in MOSFET-like carbon nanotube technology and the simulation results using HSPICE show that there are substantial improvements in both power and performance of the proposedcircuit compared to the other classical and state-of-the-art CMOS and CNFET-based designs, existing in the literatures.

کلیدواژه ها:

CNFET ، Low-Voltage ، Low-Power ، threshold voltage of CNFET (Vth)

نویسندگان

Rabe’e Sharifi Rad

Gas Company of Kerman

Faeze Sharifi Rad

Electric Power Distribution Company South Kerman

Sedighe Akhlaghi

Electric Power Distribution Company South Kerman

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • A _ Raychowdhury, [K.Roy, _ _ arbon -Nanotube-B ased Voltage- ...
  • Deng, J., 'DEVICE M ODELING AND ...
  • PERFO RMANCE EVALU AT ION FOR NANO SCALE DEVICES: SILICON ...
  • L.junming, S.Yan, L.Zhenghui, and W.Ling, "a novel 10- transistor Low-Power ...
  • R. Zimmermann and W. Fichtner, "Low-power logic styles: CMOS versus ...
  • C. H. Chang, M.Zhang , and J.Gu _ "A novel ...
  • _ _ _ _ _ Transactions _ Very Large Scale ...
  • N. Weste, and K. Eshraghian, "Principles of CMOS VLSI Design, ...
  • Rabe'e Sharifi Rad, Elnaz Ghodsvali, and Sima sinaei, " Archives ...
  • S.jiima, "Helical microtubules of graphitic carbon, " Nature, vol. 354, ...
  • Y. Jiang, A. Al-Sheraidah, Y. Wang, E. Sha, J. Chung, ...
  • [18] A. Javey, J. Guo, D. B. Farmer, Q.Wang, E. ...
  • _ _ _ _ Noise-Tolerat XOR-XNOR Circuits, " IEEE Transactions ...
  • _ _ _ _ Application - Part II: Full Device ...
  • _ _ _ _ Applic ation-Part I: Model of the ...
  • Stanford University CNFET Model website [Omline 2008]. Available: http ://nano. ...
  • A. Raychowdhury and K. Roy, "Carbon Nanotube Electonics: Design of ...
  • S. Lin, Y. B. Kim and F. Lombardi, Proc. IEEE ...
  • Y.Bok Kim, Y.B.Kim, and ...
  • methodology to optimize the speed and power of the CNTFET ...
  • G. Cho, Y. B. Kim and F. Lombardi, Proc. IEEE ...
  • A. Raychowdhury and K. Roy, IEEE T. Circuits Syst. 54, ...
  • نمایش کامل مراجع