طراحی مدار تصحیح خطای دیجیتال مبدل آنالوگ به دیجیتال سایکلیک 14 بیتی با 1.5MDAC بیتی

سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 566

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ELECTRICA02_069

تاریخ نمایه سازی: 12 تیر 1395

چکیده مقاله:

در این مقاله مدار تصحیح خطای دیجیتال یک مبدل آنالوگ به دیجیتال سایکلیک 14 بیتی با ساختار 1.5MDAC بیتی در تکنولوژی 180 نانومتر و منبع تغذیه 1.2 ولت طراحی شده است. مدار تصحیح خطای دیجیتال ارائه شده شامل مدار دیکدر خروجی مقایسه کننده های مبدل سایکلیک RSD، مالتی چلکسر، شیفت رجیستر متشکل از 28 فلیپ فلاپ D و 14 مدار تمام جمع کننده می باشد. از ساختار ارائه شده با توجه به دقت بالای مبدل سایکلیک و همچنین حداقل کردن توان مصرفی می توان در سنسورها و کاربردهای پزشکی استفاده نمود.

کلیدواژه ها:

تصحیح خطای دیجیتال ، مبدل آنالوگ به دیجیتال ، سایکلیک ، دیکدر 1.5MDAC ، RSD بیتی

نویسندگان

پیمان پویا

دانشجوی کارشناسی ارشد، دانشگاه آزاد اسلامی، واحد بوشهر، گروه مهندسی برق و الکترونیک، بوشهر، ایران- ارائه دهنده

حامد امین زاده

دانشگاه پیام نور، گروه مهندسی برق و الکترونیک، تهران، ایران

عبدالرسول قاسمی

دانشگاه آزاد اسلامی، واحد بوشهر، گروه مهندسی برق و الکترونیک، بوشهر، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Razavi. B, "Principles of Data Conversion System Design", AT & ...
  • Boser. B. E, "Digitally Assisted Pipeline ADCs", University of California, ...
  • Sugiki. T., Ohsawa. S. Miura. H., Sasaki. M., Nakamura. N., ...
  • Yoshihara. S., Kikuchi. M., Ito. Y., Inada. Y., Kuramochi. S., ...
  • Park. Jong-Ho, Aoyama. Satoshi, Watanabe. Takashi, Isobe. Keigo and Kawahito ...
  • Ginetti. B., Jespers. P. and V andemeulebro ecke , A., ...
  • نمایش کامل مراجع