طراحی و شبیهسازی ضرب کننده آنالوگ چهار ربعی CMOS با توان و ولتاژ مصرفی پایین
محل انتشار: پنجمین همایش پژوهش های نوین در علوم و فناوری
سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 452
فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EMAA05_128
تاریخ نمایه سازی: 14 آذر 1395
چکیده مقاله:
در این مقاله یک ضرب کننده آنالوگ مد ولتاژ CMOS با توان و ولتاژ مصرفی پایین و فرکانس بالا پیشنهاد داده شده است. ضرب کننده پیشنهادی با استفاده از نرمافزار Hspice در تکنولوژی 0.35μm شبیهسازی شده است. نتایج بهدست آمده نشان میدهد که مدار ارائهشده با ولتاژ تغذیه V1.2 ، توان مصرفی μw9.33 اعوجاج هارمونیک کلی کم حدود 2.1% و فرکانس قطع بیش از GHZ1 برای کاربردهای پردازش سیگنال آنالوگ مناسب میباشد
کلیدواژه ها:
نویسندگان
علی خلیلی فخرآبادی
دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد سیرجان، گروه مهندسی برق ، سیرجان، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :