طراحی یک مقایسه گر حافظه دار دینامیکی دو دنباله با سرعت بالا و توان پایین به کمک الگوریتم فرا ابتکاری چندوجهی چندهدفه (MOMVO)

سال انتشار: 1398
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 489

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ETECH04_086

تاریخ نمایه سازی: 27 بهمن 1398

چکیده مقاله:

در سال های اخیر به دلیل لزوم پردازش اطلاعات در دنیای دیجیتال، اهمیت مبدل های آنالوگ به دیجیتال روز به روز در حال افزایش است . بلوک مقایسه گر به عنوان یکی از اساسی ترین بلوک های سازنده ی مبدل های داده می تواند بر روی توان مصرفی، دقت، سرعت و سایز مبدل تاثیر به سزایی داشته باشد. به سبب وجود اهداف چندگانه متناقض، طراحی مقایسه گرها و دستیابی به بهترین عملکرد مدار کاری پیچیده و چالش برانگیز است. وجود اینگونه چالش ها در طراحی مدارها مستلزم ارائه راهکارهایی است که در عین برآورده سازی تمامی اهداف، از نظر زمان و هزینه نیز مقرون به صرفه باشند. در این مقاله به منظور دستیابی به یک مقایسه گر با سرعت بالا و توان مصرفی پایین از ارتباط بین نرم افزار شبیه ساز Hspice و الگوریتم بهینه سازی چندهدفه چند وجهی ( MOMVO ) استفاده شده است. مزیت اصلی این طراحی، به دست آوردن یک دسته از جواب های بهینه در قالب جبهه ی پرتو است که به طراح ارتباط بین توابع هدف را نشان می دهد. نتایح شبیه سازی ها به وضوح بهبود عملکرد مدار مفروض در ازای بهره گیری از روش بهینه سازی چندهدفه مفروض را نشانمی دهد.

کلیدواژه ها:

الگوریتم چندوجهی چندهدفه ، الگوریتم های فرا ابتکاری ، بهینه سازی چندهدفه ، تاخیر ، توان متوسط کل ، مقایسه گر حافظه دار دینامیکی دو دنباله

نویسندگان

صادق محمدی اسفهرود

دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند، بیرجند، ایران

سیدحمید ظهیری

دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند، بیرجند، ایران

مهدی فروزانفر

دانشکده مهندسی برق و کامپیوتر، دانشگاه بیرجند، بیرجند، ایران