طراحی ناقل جریان ولتاژ پایین درتکنولوژی CMOS

سال انتشار: 1382
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 765

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE11_144

تاریخ نمایه سازی: 18 تیر 1391

چکیده مقاله:

دراین مقاله یک ناقل جریان ولتاژ پایین که بصورت rail-to-rail عمل می کند ارایه می گردد این ناقل جریان با ولتاژ تغذیه ±1 ولت کارمی کند و دارای جاروب ولتاژ ورودی و خروجی بصورت rail-to-rail از تغذیه مثبت تا تغذیه منفی می باشد این طرح با تکنولوژی CMOS0.8m پیاده سازی شده است ودارای بهره جریان میانگین برابر 1.0001 حداکثر انحراف از بهره جریان میانگین برابر 4.3% پهنای باند MHz5.8 و محدوده دینامیکی ورودی برابر 920mV تا -890mV می باشد.

کلیدواژه ها:

ناقل جریان - ولتاژ پایین RAIL-TO-RAIL

نویسندگان

علیرضا صفائی

شرکت صنایع قطعات الکترونیک ایران

غلامحسن روئین تن

دانشگاه علم و صنعت ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • صفانی، علیرضا، : طراحی تقویت کننده سنجشی ولتاژ پایین با ...
  • S. Yan, S. Sanchez, "Low voltage analog circuit design techniques", ...
  • Current Amplifiers: Speed versus Nonlinearity", Helsinki University CMOSء [3] K. ...
  • J. Babanezhad, R. Gregorian, _ programmable gain/loss circuit, " IEEE ...
  • P. Crawley, G. Roberts, "High-swing MOS current mirror with arbitrarily ...
  • D. Haigh, C. Losala, A. Parker, D. Webster, "Systemic approach ...
  • Selected Topics in Circuits and Systems, Elsevier Science Publishers B.V., ...
  • th ICEE, May 2003, Vol. 1 ...
  • نمایش کامل مراجع