بهینه سازی مدارات اسنابر برجهای تریستوری در مبدلهای HVDC

سال انتشار: 1384
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 3,691

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE13_100

تاریخ نمایه سازی: 27 آبان 1386

چکیده مقاله:

در این مقاله مدارات اسنابر برجهای تریستوری در مبدلهایHVDC بر اساس محدودیتهای ولتاژی و جریانی به گونه ای طراحی می شوند که تلفات این مدارها حداقل گردد. این کار با توجه به مقدار بار ذخیره شده در تریستورهای برج و یافتن جریان بازیافتی عبوری از سیستم امکان پذیر است. اضافه ولتاژ ناشی از تخلیه بار ذخیره شده در مدار کموتاسیون مبدلها، در لحظه خاموش شدن ،توسط اسنابر دو سر برج تریستوری محدود میگردد و مقدار پیک آن با انتخاب مقاومت و خازن مناسب ، حداقل میگردد. همچنین اضافه ولتاژ ناشی از عدم همزمانی تریستورها در لحظات روشن و خاموش شدن به وسیله خازن مدار اسنابر دو سر تریستورهای برج محدود می شود. بدین منظوریک روش عددی تکراری با در نظر گرفتن محدودیتهای ولتاژ و جریان و با هدف حداقل کردن تلفات برای یافتن مقدار بهینه شده خازن و مقاومت مدار اسنابر ، ارائه شده است. در آخر نتایج شبیه سازیها و آزمایشات با مقادیر بهینه بدست آمده مقایسه شده اند.

نویسندگان

رضا قندهاری

دانشجوی دکترای برق - دانشگاه علم و صنعت ایران

عباس شولایی

استاد گروه برق - دانشگاه علم و صنعت ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • P.C.Sen, Power Electronics, Book, Tata Mc Grow- Hill Publishing 1987. ...
  • Milan M. Jovanovic, ،A Technique for Reducing Rectifier Rever se-Recovery- ...
  • B. Ivanovic and Z. S tojiljkovic, "A Novel Active Soft ...
  • R.Adape and K.R.Padiyar, ،0Alternative Methods for Evaluation of Damping Circuit ...
  • S .B .Tennakoon and M _ L .Woodhouse _، 4Calculation ...
  • circuit Snubber؛، [6] I. D. Kim, E. C. Nho and ...
  • H.Du, T. Mouton, F. W. Combrink, J.H.R. Enslin and H. ...
  • G. Belverde, A. Galluzzo, M. Melito, S. Voltage haring Snubberless؛، ...
  • K. Fujiwara and H. Nomura, ،0A Novel Lossless Passive Snubber ...
  • X. He, B.W. Williams, S. J. Fin ney, Z. Qian ...
  • S.Kobayashi and S .Tanabe, K. Itoh , *Study of Turn-On ...
  • valves for Thyristor؛ [12] International Standard IEC, high voltage direct ...
  • Zanjan, Iran, May 10-12, 2005. ...
  • نمایش کامل مراجع