Power Optimized Design Methodology for Low-Distortion Sigma-Delta-Pipeline ADCs
محل انتشار: چهاردهمین کنفرانس مهندسی برق ایران
سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 1,402
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE14_290
تاریخ نمایه سازی: 25 تیر 1387
چکیده مقاله:
A power optimized design methodology for low-distortion sigma-delta-pipeline ADCs is presented. The minimum power consumption of these converters for a given specification has achieved by dynamically exploiting the slewing and partially settling regimes of the integrators, and analytical dynamic expression for maximum possible output swing of the OTAs, which are affected by scaling factors. The proposed, precise, and yet simple approach gives in rapid and efficient design of ADCs. In order to verify the usefulness of the proposed methodology a 14-bit, 5MS/s ADC has been realized in Hspice making use of a 0.18um CMOS technology. Simulation results show that there is a good agreement between the circuit performance and the predicted by the system level design methodology.
کلیدواژه ها:
نویسندگان
V. Majidzadeh
IC Design Center, University of Tehran, Iran
O. Shoaei
IC Design Center, University of Tehran, Iran
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :