CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)
عنوان
مقاله

طراحی و پیاده سازی ضرب کننده و مجذور کننده تپنده سری با سرعت بالا برای اعداد بزرگ در زبان توصیف سخت افزار

اعتبار موردنیاز: ۱ | تعداد صفحات: ۶ | تعداد نمایش خلاصه: ۱۷۸۴ | نظرات: ۰
سرفصل ارائه مقاله: کامپیوتر / Computer
سال انتشار: ۱۳۸۶
کد COI مقاله: ICEE15_232
زبان مقاله: فارسی
حجم فایل: ۶۶۷.۸۹ کلیوبایت (فایل این مقاله در ۶ صفحه با فرمت PDF قابل دریافت می باشد)

راهنمای دانلود فایل کامل این مقاله

اگر در مجموعه سیویلیکا عضو نیستید، به راحتی می توانید از طریق فرم روبرو اصل این مقاله را خریداری نمایید.
با عضویت در سیویلیکا می توانید اصل مقالات را با حداقل ۳۳ درصد تخفیف (دو سوم قیمت خرید تک مقاله) دریافت نمایید. برای عضویت در سیویلیکا به صفحه ثبت نام مراجعه نمایید. در صورتی که دارای نام کاربری در مجموعه سیویلیکا هستید، ابتدا از قسمت بالای صفحه با نام کاربری خود وارد شده و سپس به این صفحه مراجعه نمایید.
لطفا قبل از اقدام به خرید اینترنتی این مقاله، ابتدا تعداد صفحات مقاله را در بالای این صفحه کنترل نمایید. در پایگاه سیویلیکا عموما مقالات زیر ۵ صفحه فولتکست محسوب نمی شوند و برای خرید اینترنتی عرضه نمی شوند.
برای راهنمایی کاملتر راهنمای سایت را مطالعه کنید.

خرید و دانلود PDF مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای ۶ صفحه است در اختیار داشته باشید.

قیمت این مقاله : ۳۰,۰۰۰ ریال

آدرس ایمیل خود را در زیر وارد نموده و کلید خرید با پرداخت اینترنتی را بزنید. آدرس ایمیل:

رفتن به مرحله بعد:

در صورت بروز هر گونه مشکل در روند خرید اینترنتی، بخش پشتیبانی کاربران آماده پاسخگویی به مشکلات و سوالات شما می باشد.

مشخصات نویسندگان مقاله طراحی و پیاده سازی ضرب کننده و مجذور کننده تپنده سری با سرعت بالا برای اعداد بزرگ در زبان توصیف سخت افزار

فهیمه یزدان پناه - عضو هیئت علمی گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، دانشگاه ش
محمد علائی - عضو هیئت علمی گروه مهندسی کامپیوتر، دانشکده فنی و مهندسی، دانشگاه ش

چکیده مقاله:

در این مقاله، طراحی و پیاده سازی یک ضرب کننده و یک مجذور کننده تپنده سری برای اعداد بزرگ انجام می گیرد. ضرب کننده پیشنهادی بر اساس یک ضرب کنند ه سری / موازی که با کارایی صدردصد کار می کند، بنیان شده است. در این مدار محاسبتت قسمت کم ارزش و قسمت پر ارزش حاصل در دو مرحله که همپوشانی دارند، انجام می شود تا عملیات سریع انجام می شود. با حذف تعدادی از عناصر تاخیر و نیز ادغام هر دو سلول مجاور در مدار مورد نظر، مدار به صورت تپشی کار خواهد کرد. ضمن اینکه با اعمال تغییراتی در ورودی موازی، هر دو ورودی مدار به صورت تپشی کار خواهد کرد. ضمن اینکه با اعمال تغییراتی در ورودی موازی، هر دو ورودی مدار به صورت سری به مدار وارد می شود تا برای اعداد بزرگ به خوبی کار کند. مدار نهایی قادر است که ضرب اعداد بزرگ را، به صورت پیوسته و تپشی بدون افزایش پیچیدگی سخت افزار نسبت به طرح های موجود، با سرعت بالا انجام دهد. از همین روش برای طراجی مجذور کنند تپنده سری استفاده می شود. تمام طرح های مطرح شده در این مقاله با کک زبان توصیف سخت فازار بر روی تراشه های FPGA پیاد ه سازی شده اند.

کلیدواژه‌ها:

آرایه های تپنده ، زبان توصیف سخت افزار ، ضرب کننده تپنده سری ، مجذور کننده تپنده سری

کد مقاله/لینک ثابت به این مقاله

برای لینک دهی به این مقاله، می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:
https://www.civilica.com/Paper-ICEE15-ICEE15_232.html
کد COI مقاله: ICEE15_232

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
یزدان پناه, فهیمه و محمد علائی، ۱۳۸۶، طراحی و پیاده سازی ضرب کننده و مجذور کننده تپنده سری با سرعت بالا برای اعداد بزرگ در زبان توصیف سخت افزار، پانزدهیمن کنفرانس مهندسی برق ایران، تهران، مرکز تحقیقات مخابرات ایران، https://www.civilica.com/Paper-ICEE15-ICEE15_232.html

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (یزدان پناه, فهیمه و محمد علائی، ۱۳۸۶)
برای بار دوم به بعد: (یزدان پناه و علائی، ۱۳۸۶)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :

  • C. Kim, VHDL Imp lementation Of Systolic Modular Multpliers On ...
  • G. Gaubatz , Versatile Montgomery Multiplier Architecture _ THESIS, Naster ...
  • H. T. Kung, *7hy systolic arch itectures?, Proc. IEEE, Carnegi ...
  • H. T. Kung and C. E. Leiserson, *Systolic arrays for ...
  • G. Bi and E. V. Jones, _ H i gh ...
  • A. Ashur, A. Aggun and M. K. Ibrahim, ، Area- ...
  • O. Nibouche, A. Bouridane and M. Nibouche, ، ^New Architecture ...
  • K. Z. Pekmestzi, P. Kalivas, and N. Moshopolus, *Long Unsigned ...
  • A. sllame and V. Dvorak , "An FPGA-B ased Systolic ...
  • مدیریت اطلاعات پژوهشی

    اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

    مقالات پیشنهادی مرتبط

    مقالات مرتبط جدید

    شبکه تبلیغات علمی کشور

    به اشتراک گذاری این صفحه

    اطلاعات بیشتر درباره COI

    COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
    کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.