تخصیص ثبات با ملاحظات آزمون پذیری مبتنی بر الگوریتم افزار دسته وزندار

سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,517

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE15_295

تاریخ نمایه سازی: 17 بهمن 1385

چکیده مقاله:

در سالهای اخیر تکنیکهای BIST از حالت سنتی DFT کم کم فاصله گرفته و به سمت SFT متمایل شده اند. در نظر گرفتن ملاحظات آزمون پذیری در طی مراحل سنتز رفتاری، ضمن افزایش کیفیت آزمون پذیری، باعث کاهش سربار ناشی از آن نیز می شود. در این مقاله، یک الگوریتم تخصیص ثبات، با در نظر گرفتن معیارهای آزمون پذیری ارائه شده است که در طی مراحل سنتز سطح رفتاری، محدودیتهای آزمون پذیری ، در نحوه تخصیص ثباتها به متغیرها، در جهت خود آزمون پذیرتر شدن مدار دخالت می کنند.

کلیدواژه ها:

نویسندگان

علی پورغفاری بشری

دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صنعتی امیرکبیر، ت

سعادت پورمظفری

دانشکده مهندسی کامپیوتر و فناوری اطلاعات، دانشگاه صنعتی امیرکبیر، ت

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • N. H. E. Weste, D. Harris , CMOS VLSI Design ...
  • K. Wagner and S. dey, "High level synthesis for Testability: ...
  • Proceeding of ACM 1996 Design automation Conference (DAC'96). pp. 131-136 ...
  • _ N. Yamolik and I. V. Kachan, Self testing VLSI ...
  • D. k. Pradhan, C. Liu, K. chkraborty, "EBIST: A novel ...
  • G. De micheli, Synthesis and optimization of digital circuits, Mc ...
  • A. Hashimoto and J. Stivens, "Wire routing by channel assignment ...
  • F. J kurdahi, A. C. Parker, "REAL: A program for ...
  • M. Abramovici, M. A. Breuer and A. D. ...
  • B.M.Pangrle, ،On the Complexity of ...
  • Connectivity Binding', IEEE Trans. on CAD, Vol.10, pp.1460-1465, 1991. ...
  • D. Bahadur K. C, E. Tomita, J. Suzuki and T. ...
  • J.B. Brown, D. Bahadur K.. C, E. Tomita, and T. ...
  • Suzuki, J., Tomita, E. and Seki: "An algorithm for finding ...
  • P.Paulin and J.Knight, ،Force-D irected Scheduling for the Behavioral Synthesis ...
  • S.Y.Kung, _ .Whitehouse and T. Kailath, VLSI and Moderm Signal ...
  • N.Park and A.C.Parker, _ A program for Synthesis of Pipelines?, ...
  • Predicting؛ [16] R. Jain, A.C. Parker and N.Park, System-Level Area ...
  • نمایش کامل مراجع