طراحی مدولاتور سیگما - دلتای مرتبه 5 با ساختار اعوجاج پایین و پهنای باند نایکوئیست 12 مگاهرتز و سیگنال به نویز 92dB

سال انتشار: 1387
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,532

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE16_304

تاریخ نمایه سازی: 6 اسفند 1386

چکیده مقاله:

در این مقاله یک مدولاتور سیگما - دلتای تک حلقه مرتبه 5 طراحی و پیاده سازی شده است که در آن با بکارگیری همزمان انتگرال گیر و فیلتر IIR و ایجاد مسیر پیشخور از ورودی مدولاتور به ورودی کوانتایزر، یوئینگ خروجی طبقات کاهش یافته و پیاده سازی یک مدولاتور عملی دقت بالا و باند وسیع با نرخ بیش نمونه برداری کم امکان پذیر شده است. همچنین استفاده از نمونه برداری با تاخیر در مسیر فیدبک، تعداد تقویت کننده عملیاتی مورد نیاز در پیاده سازی فیلتر IIR را کاهش داده و در نتیجه توان مصرفی مدار کمتر می شود. این ساختار در محیط Hspice با تکنولوژی 130 نانومتر CMOS شبیه سازی شده است و با منبع ولتاژ 1/2 ولت و نرخ بیش نمونه برداری 8، مقدار SNDR برابر 92dB و پهنای باند نایکوئیست 12 مگاهرتز حاصل می شود. توان مصرفی مدار 53mW است.

نویسندگان

مهدی تقی زاده

دانشگاه تربیت مدرس، دانشکده فنی و مهندسی، بخش مهندسی برق و کامپیوتر

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • R. Schreier and G. C. Temes, Un derstanding Delta- Sigma ...
  • M. Yavari, O. Shoaei, _ _ Ro dr i gu ...
  • M. Yavari, O. Shoae i, ?Hybrid cascade compensation for tWo-Stage ...
  • A. Safarian, F. Sahandi, S. Atarodi, ،A new low- power ...
  • J. Silva, U. Moon, J. Steensgaard, and G. Temes, ، ...
  • K. Nam, S. Lee, D. Su, A. Wooley *A low-voltage ...
  • نمایش کامل مراجع