بهبود پارامترهای توان مصرفی سطح و تاخیر درمدار جمع کننده پیش بینی نقلی
محل انتشار: نوزدهمین کنفرانس مهندسی برق ایران
سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,087
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE19_571
تاریخ نمایه سازی: 14 مرداد 1391
چکیده مقاله:
جمع کننده ها بخش اصلی بسیاری از مدارهای پردازشی بوده و درکلیه عملیات تفریق ضرب تقسیم و ... بکارمی روند ساختارجمع کننده با پیش بینی نقلی از جمع سریع ترین ساختارهای جمع کننده می باشد دراین مقاله ساختاری بهبودیافته برای یک جمع کننده چهاربیتی از این نوع پیشنهاد می گردد که می توانددرضرب کننده هایی همچون دادا و والاس برای محاسبه ی مجموع حاصل ضربهای جزئی به کاررود طرح ارایه شده درمقایسه با ساختار بهبود یافته MCLA از نظر سطح تاخیر و توان مصرفی بهبود چشمگیری دارد شبیهسازی های انجام شده با استفاده ازنرم افزار Hspice براساس تکنولوژی HspiceTSMC 0.18μmCMOS باولتاژ تغذیهی 1.8v می باشد.
کلیدواژه ها:
نویسندگان
فاطمه کرمی هرستانی
دانشکده برق و کامپیوتر دانشگاه صنعتی اصفهان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :