طراحی لچ مقاوم به خطاهای تک رخدادی و چندرخدادی گذرا
محل انتشار: بیست و یکمین کنفرانس مهندسی برق ایران
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 971
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE21_563
تاریخ نمایه سازی: 27 مرداد 1392
چکیده مقاله:
این مقاله روشی برای مقاوم سازی مدارلچ دربرابر خطاهای تک رخدادی و چندرخدادی گذرا ارایه می کند این لچ می توانددرحفاظه ها و مدارات ترتیبی درمدارات مجتمع برای کاربردهای بحرانی بکارگرفته شود امروزه کاهش اندازه ترانزیستور و کاهش ولتاژ منبع تغذیه ازعواملی محسوب میشود که حساسیت مدارات مجتمع درمقابل خطاهای تک رخدادی را افزایش داده و اثراین خطاها را به سمت خطاهای چندرخدادی سوق داده است این مقاله با استفادها زپنج عنصر C-Element درمدار لچ پایه آن را دربرابر خطاهای چند رخدادی گذرا مقاوم کرده است لچ طراحی شده با استفاده ازتزریق خطای مصنوعی با شبیه ساز H-Spice و تکنولوژی 90نانومتر ارزیابی شده است نتایج ارزیابی نشان میدهد که پوشش خطا برای خطاهای همزمان تا دو رخداد گذرا دریک لچ 100 درصد می باشد سربار مصرف توان برای یک لچ مقاوم ارایه شده نسبت به لچ پایه 73درصد و نسبت به روشهای قبلی لچ مقاوم دربرابر خطای یک رخدادی درحدود 14درصد است
کلیدواژه ها:
نویسندگان