پیاده سازی سخت افزاری مدارات آنالوگ شبکه عصبی خودسازمانده SOM با استفاده ازتکنولوژی CMOS

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 667

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

این مقاله در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE21_768

تاریخ نمایه سازی: 27 مرداد 1392

چکیده مقاله:

دراین مقاله سخت افزارشبکه ی عصبی خودسازمانده SOM درتکنولوژی 0/35 μ - CMOS جهت کاربردهای General Purpose با توان مصرفی پایین و فرکانس کاری بالا طراحی و پیاده سازی شده است ورودی وخروجی شبکه بصورت ولتاژ می باشد که موجب سادگی دراتصال به سایرادوات میگردد برای پیاده سازی این شبکه یک مدار محاسبه فاصله DMC برای سنجش میزان شباهت نرون به دیتای ورودی انالوگ براساس یک راهکار جدید ارایه شده است برای یافتن نروی برنده ازساختارWTA و همچنین برای بروزرسانی وزنهای نرون برنده ازمکانیزم اپدیت AWC استفاده شده است نتایج شبیه سازی مداربانرم افزار HSPICE نشانگر بهبود سرعت و توان مصرفی می باشد.

کلیدواژه ها:

شبکه عصبی خودسازماندهSOM ، طبقه بندی ، پیاده سازی سخت افزاری ، قطعات مجتمع با مقیاس بسیاربزرگ VLSI ، تکنولوژی CMOS

نویسندگان